

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文應(yīng)用EDA技術(shù),基于FPGA器件設(shè)計與實(shí)現(xiàn)UART,并采用CRC校驗(yàn)。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實(shí)現(xiàn)。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實(shí)現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構(gòu)建其中,可根據(jù)實(shí)際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比
2、VHDL更強(qiáng)大的特點(diǎn),可以在設(shè)計時不斷修改程序,來適用不同規(guī)模的應(yīng)用,而且采用Verilog輸入法與工藝性無關(guān),利用系統(tǒng)設(shè)計時對芯片的要求,施加不同的約束條件,即可設(shè)計出實(shí)際電路。 3、利用ModelSim仿真工具對程序進(jìn)行功能仿真和時序仿真,以驗(yàn)證設(shè)計是否能獲得所期望的功能,確定設(shè)計程序配置到邏輯芯片之后是否可以運(yùn)行,以及程序在目標(biāo)器件中的時序關(guān)系。 4、為保證數(shù)據(jù)傳輸?shù)恼_性,采用循環(huán)冗余校驗(yàn)CRC(CyclicRe
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 串行通信實(shí)驗(yàn)
- 基于dsp基于dsp的串行通信實(shí)現(xiàn)下位機(jī)部分
- 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).pdf
- 串行通信微機(jī)原理課程設(shè)計--串行通信實(shí)現(xiàn)文件傳輸
- 基于fpga的異步串行通信
- 基于vb的臺達(dá)plc與監(jiān)控計算機(jī)的串行通信實(shí)現(xiàn)
- 基于fpga的crc校驗(yàn)西郵精版說明書
- vb臺達(dá)plc與監(jiān)控計算機(jī)串行通信實(shí)現(xiàn)
- 基于FPGA技術(shù)的通信實(shí)驗(yàn)箱設(shè)計與分析.pdf
- 基于FPGA的中頻多信道通信實(shí)驗(yàn)平臺設(shè)計及實(shí)現(xiàn).pdf
- 通信課程設(shè)計-- crc校驗(yàn)編碼仿真
- crc校驗(yàn)原理
- 基于FPGA的串行總線的研究與實(shí)現(xiàn).pdf
- 基于FPGA與PC機(jī)串行通信UART模塊設(shè)計.pdf
- 基于FPGA的串行RapidIO接口的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的HOST與多單片機(jī)的串行通信.pdf
- 簡單軟件實(shí)現(xiàn)1-wire溫度器件的硬件crc校驗(yàn)和串行碼流的誤碼檢測
- 基于FPGA采用PCM通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的研制.pdf
- 第七次 串行通信實(shí)驗(yàn)
- 16crc校驗(yàn)
評論
0/150
提交評論