版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在當(dāng)前處理器速度越來(lái)越快,外設(shè)存儲(chǔ)越來(lái)越大的情況下,人們對(duì)計(jì)算機(jī)總線性能提出了更高要求。PCI局部總線由于其速度快、可靠性高、成本低、兼容性好等特點(diǎn),在各種計(jì)算機(jī)總線標(biāo)準(zhǔn)中占主導(dǎo)地位,采用基于PCI標(biāo)準(zhǔn)的接口設(shè)計(jì)已成為相關(guān)項(xiàng)目開(kāi)發(fā)中的優(yōu)先選擇。同時(shí)在芯片設(shè)計(jì)中采用IP(Intellectual Property)技術(shù)是IC設(shè)計(jì)發(fā)展到SOC時(shí)代的必然選擇,建立IP庫(kù)能為以后的設(shè)計(jì)節(jié)省大量的人力,提高設(shè)計(jì)效率。基于這樣的思想,針對(duì)PCI接口
2、使用的廣泛性,本文討論了基于FPGA的PCI總線從接口IP核的設(shè)計(jì)技術(shù)。 在本論文的研究中,重點(diǎn)分析了PCI總線從接口IP核的設(shè)計(jì)。對(duì)PCI總線協(xié)議的分析理解是進(jìn)行PCI總線從接口IP核設(shè)計(jì)的前提,而對(duì)PCI總線從接口IP核的功能分析和結(jié)構(gòu)化分析是設(shè)計(jì)的關(guān)鍵。本論文在對(duì)PCI總線從接口IP核的功能分析和結(jié)構(gòu)分析的基礎(chǔ)上,對(duì)PCI總線從接口IP核的整體設(shè)計(jì)和子模塊的劃分和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述。 本論文以功能模塊的設(shè)計(jì)和
3、實(shí)現(xiàn)為線索,闡述了PCI總線從接口IP核設(shè)計(jì)、仿真及綜合驗(yàn)證的各個(gè)步驟。通過(guò)本論文的研究,完成了PCI總線從接口IP核的設(shè)計(jì),并且通過(guò)編寫測(cè)試激勵(lì)程序完成了總線從接口IP核功能仿真,以及布局布線后的時(shí)序仿真,并利用Altera的PCI開(kāi)發(fā)板進(jìn)行了測(cè)試,證明所實(shí)現(xiàn)的PCI總線從接口IP核完成了要求的功能。 然后,論文對(duì)設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì)及實(shí)現(xiàn)進(jìn)行了研究。首先,介紹了WINDOWS2000環(huán)境下的設(shè)備驅(qū)動(dòng)程序技術(shù),包括驅(qū)動(dòng)程序的發(fā)展
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的PCI總線接口設(shè)計(jì).pdf
- 基于fpga的gpib總線接口ip核設(shè)計(jì)【開(kāi)題報(bào)告】
- 基于fpga的gpib總線接口ip核設(shè)計(jì)【文獻(xiàn)綜述】
- PCI總線IP CORE的FPGA實(shí)現(xiàn).pdf
- 基于fpga的gpib總線接口ip核設(shè)計(jì)【文獻(xiàn)綜述】
- 基于fpga的gpib總線接口ip核設(shè)計(jì)【畢業(yè)論文】
- PCI總線接口的FPGA實(shí)現(xiàn)及應(yīng)用.pdf
- 基于PCI總線的RS編譯碼接口卡的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于APB總線的接口IP核設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的PCI總線實(shí)現(xiàn).pdf
- PCI總線控制IP核的集成設(shè)計(jì).pdf
- IIC總線接口IP核的設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的PCI接口研究與實(shí)現(xiàn).pdf
- 基于APB總線的SPI接口IP核的設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的GPIB接口IP核的研究與設(shè)計(jì).pdf
- 基于FPGA的PCI總線接口控制器的設(shè)計(jì).pdf
- 基于FPGA的SATA IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多平臺(tái)的PCI總線接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線接口橋接邏輯設(shè)計(jì).pdf
- CAN總線控制器的接口IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論