

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、信道編碼是數(shù)字通信系統(tǒng)中的重要組成部分和關(guān)鍵技術(shù)之一。使用信道編碼中的前向糾錯碼,既可以提高通信系統(tǒng)中傳輸信息的可靠性,又可以保證通信的實時性。并且隨著編碼理論和集成電路技術(shù)的迅速發(fā)展,許多曾經(jīng)實現(xiàn)困難的糾錯碼系統(tǒng)逐漸被應(yīng)用到實際通信系統(tǒng)中。如何通過集成電路技術(shù)設(shè)計實現(xiàn)糾錯碼系統(tǒng),使其既能滿足通信系統(tǒng)中的可靠性和及時性的要求,又能盡量保證在集成電路中的高速低開銷的原則,成為了通信系統(tǒng)設(shè)計實現(xiàn)中的重要內(nèi)容之一。 本文針對上述問題,
2、以RS碼和LDPC碼為研究對象,在深入分析兩種碼的原理和編譯碼算法基礎(chǔ)上,通過集成電路設(shè)計手段,對兩種碼的編譯碼系統(tǒng)進行了結(jié)構(gòu)設(shè)計及實現(xiàn)。主要內(nèi)容有: (1)詳細(xì)研究了RS的譯碼算法,設(shè)計實現(xiàn)了RS譯碼器。 (2)研究了RS譯碼器重要組成部分,有限域乘法器的實現(xiàn)方法,并對其進行優(yōu)化。 (3)詳細(xì)研究了LDPC碼型和編譯碼算法,設(shè)計實現(xiàn)了LDPC編碼器和LDPC譯碼器。 (4)提出了一種LDPC編碼器的設(shè)計
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- LDPC碼編譯碼器的硬件實現(xiàn).pdf
- 數(shù)字電視系統(tǒng)中改進算法的RS編譯碼器設(shè)計及其FPGA實現(xiàn).pdf
- LDPC碼編譯碼器的設(shè)計與實現(xiàn).pdf
- LDPC碼編譯碼器的原理及其硬件實現(xiàn).pdf
- 高速率LDPC編譯碼器設(shè)計與實現(xiàn).pdf
- RS碼硬件譯碼器的實現(xiàn).pdf
- 高速率LDPC編譯碼器的FPGA實現(xiàn).pdf
- 高速LDPC編譯碼器的設(shè)計與FPGA實現(xiàn).pdf
- LDPC碼高效編譯碼器設(shè)計與FPGA實現(xiàn).pdf
- 數(shù)字電視傳輸系統(tǒng)中LDPC碼譯碼器的研究與FPGA實現(xiàn).pdf
- rs系列編譯碼器的設(shè)計與fpga實現(xiàn)
- LDPC譯碼算法研究及譯碼器實現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計及FPGA實現(xiàn).pdf
- 高速LDPC譯碼器的設(shè)計及實現(xiàn).pdf
- RS編譯碼器的IP核設(shè)計.pdf
- RS譯碼器的研究與實現(xiàn).pdf
- LDPC編譯碼器的FPGA實現(xiàn)及性能測試.pdf
- 基于PLD的RS碼編譯碼器設(shè)計.pdf
- 星載LDPC編譯碼器研究.pdf
- 偽隨機LDPC碼的編譯碼器設(shè)計及FPGA實現(xiàn).pdf
評論
0/150
提交評論