水聲定位浮標(biāo)信號接收機及處理平臺硬件設(shè)計.pdf_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、本論文來源于主動式水聲定位系統(tǒng)改造項目,該系統(tǒng)利用多個水聲定位浮標(biāo)測量加裝合作聲信標(biāo)的水下運動目標(biāo)軌跡。
   水聲定位浮標(biāo)信號接收機及信號處理機擔(dān)負(fù)著信號調(diào)理和信號處理的重要任務(wù)。本論文的主要任務(wù)就是接收機及處理機的硬件設(shè)計以及邏輯控制程序設(shè)計。信號接收機和處理機平臺下接水聽器,上接通信板,主要完成數(shù)據(jù)的采集、處理和存儲并回傳至Pc機或通信板。
   根據(jù)系統(tǒng)功能要求和指標(biāo)要求,確定硬件設(shè)計思路和芯片型號:設(shè)計分為模擬

2、和數(shù)字兩部分,模擬部分主要完成放大、濾波、隔離等調(diào)理功能;數(shù)字部分完成數(shù)據(jù)處理、存儲、上傳等功能,主要由FPGA、DSP、FLASH及外圍器件構(gòu)成,核心芯片采用TMS320C5509A、EP1C6Q240C8、K9K8G08U0A等。
   FPGA邏輯控制程序采用模塊化編寫,主要分為ADC模塊、DAC自檢模塊、FIFO緩存模塊、FLASH控制模塊、DSP接口控制模塊。各模塊之間相互獨立,有利于程序維護(hù)和修改。FLASH擦除操作

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論