

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著信息時代的到來,用戶對數(shù)據(jù)保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經(jīng)信道傳輸后,到達接收端不可避免地會受到干擾而出現(xiàn)信號失真。因此需要采用差錯控制技術(shù)來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對固定,性能強,不但可以糾正隨機差錯,而且對突發(fā)錯誤的糾錯能力也很強,被廣泛應用在數(shù)字通信、數(shù)據(jù)存儲系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求
2、。因此設(shè)計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經(jīng)濟價值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關(guān)理論?;赗S碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯
3、碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計了一種便于硬件實現(xiàn)的脈動關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實現(xiàn)。由于進行了超前運算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時延時更小。 本論文設(shè)計了C++仿真平臺,并與HDL代碼結(jié)果進行了對比驗證。Verilog HDL代碼經(jīng)過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態(tài)時序分析,綜合軟
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- RS碼、LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- RS碼與LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- 高速Turbo碼編解碼器的研究與FPGA實現(xiàn).pdf
- RS(255,223)譯碼器的FPGA實現(xiàn)及其性能測試.pdf
- 高速BCH編解碼器的軟件與硬件實現(xiàn).pdf
- 編解碼器接口
- 基于RTL級實現(xiàn)的ADPCM編解碼器.pdf
- 基于FPGA的LD-CELP語音編解碼器設(shè)計.pdf
- 畢業(yè)論文——基于fpga的crc編解碼器的設(shè)計
- 基于PCI Express總線的高速BCH編解碼器設(shè)計.pdf
- OCDMA編解碼器的研究.pdf
- 基于dsp的視頻編解碼器的實現(xiàn)及優(yōu)化
- 基于DSP的JPEG圖像編解碼器.pdf
- 基于μClinux的語音編解碼器的實現(xiàn)和優(yōu)化.pdf
- 基于DSP的視頻編解碼器的實現(xiàn)及優(yōu)化.pdf
- RS編解碼的FPGA實現(xiàn).pdf
- Reed-Solomon編解碼器的硬件實現(xiàn).pdf
- 基于FPGA的M-JPEG編解碼器的研究與設(shè)計.pdf
- Enhanced aacPlus編解碼器的研究和實現(xiàn).pdf
- 畢業(yè)論文——基于fpga的hdb3編解碼器設(shè)計
評論
0/150
提交評論