基于PCI的信號采集與輸出模塊研制.pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在現(xiàn)代測試測量與自動化控制領(lǐng)域中,信號處理數(shù)據(jù)量越來越大,實時性要求越來越高。高速信號采集與信號輸出模塊在系統(tǒng)化設(shè)計中占據(jù)越來越重要的地位,同時在某些應用中還要求一定容量的實時存儲功能。
   本文為高性能多DSP處理平臺設(shè)計基于PMC總線的高速信號采集與任意波形輸出模塊,綜合運用了模擬信號調(diào)制、信號相位同步、DSP、乒乓存儲等技術(shù),分別實現(xiàn)了兩路最高采樣率達到100MSa/s,具有12bit分辨率,64K存儲深度的實時信號采集

2、模塊與兩路輸出頻率100MSa/s,具有12bits分辨率,輸出波形點數(shù)與個數(shù)均可控的任意波形發(fā)生器模塊。A/D與D/A模塊通過PMC接口,采用PCI總線的DMA技術(shù)與多DSP平臺傳輸實時數(shù)據(jù),實現(xiàn)整個系統(tǒng)協(xié)同工作,達到實時信號采集、處理、輸出的功能需求。
   本文研究了雙路高速數(shù)據(jù)采集系統(tǒng)與數(shù)據(jù)輸出系統(tǒng)的實現(xiàn)方法。詳細闡述了信號調(diào)理電路、PCI接口、A/D和D/A控制等模塊的設(shè)計方案。并用FPGA軟核實現(xiàn)上述模塊,提高了電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論