

已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、本論文從通信系統基本概念著手,討論了時鐘恢復電路的基本原理以及幾種常見時鐘恢復電路的系統構成。給出了基于鎖相環(huán)結構時鐘恢復芯片的電路設計、模擬結果以及版圖設計與測試方案。 針對在時鐘恢復電路中應用較為廣泛的鎖相環(huán)技術,作了較為詳細的分析。在介紹鎖相環(huán)路基本組成模塊的基礎上,詳細闡述了壓控振蕩器的設計。作為鎖相環(huán)的一個重要單元電路,壓控振蕩器性能優(yōu)劣將直接影響整個環(huán)路的性能,高速通信系統應用中的壓控振蕩器要求具有高的振蕩頻率和相位
2、穩(wěn)定度、低的相位噪聲。課題采用法國OMMIC公司提供的0.2μmGaAsPHEMT(砷化鎵贗晶高電子遷移率場效應管)工藝,分別設計了10GHz和40GHz全集成LC負阻式壓控振蕩器。并已完成對10GHz壓控振蕩器的在芯片測試,結果表明該電路具有較低相位噪聲和較大調頻范圍的特點。 介紹了設計使用的GaAsPHEMT工藝的特點,詳細分析了設計用到的各器件模型。在具體電路設計中,根據器件模型安排電路元件連接方式有效減小了關鍵節(jié)點寄生效
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 10Gb-s光通信與萬兆以太網時鐘恢復電路芯片設計研究.pdf
- 10-40Gb-s光通信和萬兆以太網時鐘產生及恢復電路的設計.pdf
- 10-40 Gbps光通信和萬-千兆以太網時鐘處理芯片設計.pdf
- 10-40Gb-s光通信和萬兆以太網超高速數據判決芯片設計.pdf
- 10Gb-s CMOS時鐘恢復電路.pdf
- 光纖通信用10Gb-s時鐘與數據恢復電路.pdf
- 用于10-100M以太網收發(fā)器的數據時鐘恢復電路.pdf
- 40Gb-s半速率時鐘數據恢復電路設計.pdf
- 用于1.25gbs千兆以太網的時鐘數據恢復電路的設計
- 10Gb-s CMOS時鐘和數據恢復電路設計.pdf
- 40Gb-s SerDes系統的時鐘數據恢復電路優(yōu)化設計.pdf
- 超高速時鐘恢復電路的研究與芯片設計.pdf
- 以太網絡控制器物理層時鐘恢復電路的設計.pdf
- 光接收芯片內時鐘數據恢復電路的設計.pdf
- 高速時鐘恢復電路的ASIC研究與設計.pdf
- 超寬帶通信用時鐘數據恢復電路的研究.pdf
- RFID鎖相時鐘恢復電路的設計.pdf
- CMOS超高速時鐘恢復電路研究.pdf
- 高速低噪聲鎖相時鐘恢復電路研究.pdf
- 超高速單片時鐘恢復電路.pdf
評論
0/150
提交評論