版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、在互聯(lián)網高速發(fā)展的今天,數(shù)據(jù)存儲被視為企業(yè)的生命,數(shù)據(jù)存儲的重要性越來越突出,一旦重要的數(shù)據(jù)遭到破壞,將會給企業(yè)帶來無法挽回的重大損失。因此,數(shù)據(jù)存儲安全對于企業(yè)的最終正常運行起著至關重要的作用。近年來,人們對高速數(shù)字系統(tǒng)穩(wěn)定性和可靠性的要求越來越高,因此糾錯碼在數(shù)字信號的傳輸和存儲中的作用日益突出。
BCH碼作為一種性能高的糾錯碼,被廣泛應用于糾正多比特隨機錯誤。在數(shù)據(jù)存儲的錯誤校正領域有著極為廣泛的應用,尤其是在固態(tài)存
2、儲系統(tǒng)中,因此有關校驗糾正錯誤的電路設計極為重要。本文研究的BCH碼是差錯控制領域中一類重要的線性分組碼,既可糾正隨機錯誤又可糾正突發(fā)錯誤,因此在磁記錄系統(tǒng)、計算機存儲、有線和無線通信系統(tǒng)等領域得到廣泛的應用。
本文全面總結了現(xiàn)有的固態(tài)存儲技術,分析了固態(tài)存儲的基本特點、內部結構以及優(yōu)缺點,提出了一種充分挖掘BCH-ECC校驗的數(shù)據(jù)校驗方法,文章主要內容包括:
首先介紹BCH的基本情況,包括BCH的定義、研究
3、現(xiàn)狀以及發(fā)展前景,重點研究BCH的基本原理。BCH碼分為編碼和譯碼兩個部分,譯碼是其重點所在,編譯碼的速度直接影響固態(tài)存儲中數(shù)據(jù)傳輸?shù)乃俣?,因此本文對BCH碼譯碼進行了詳細的研究。從硬件實現(xiàn)的角度上將BCH譯碼分為伴隨式計算模塊、關鍵方程求解模塊和錢搜索模塊三個主要模塊,重點研究在對譯碼器關鍵方程求解模塊的BM算法進行了優(yōu)化,以ISE10.1版本為開發(fā)工具對BCH碼的編碼和譯碼進行了仿真和邏輯資源的優(yōu)化,并用matlab軟件對編碼和譯碼
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- BCH譯碼算法的研究及硬件實現(xiàn).pdf
- 面向存儲優(yōu)化的CBCT反投影算法研究及硬件實現(xiàn).pdf
- 面向FFT算法的并行存儲結構研究與設計.pdf
- 基于BCH碼存儲板卡設計與實現(xiàn).pdf
- 應用于存儲器加固的ECC算法研究與實現(xiàn).pdf
- 素數(shù)域ECC算法模塊的ASIC硬件資源優(yōu)化設計與低功耗實現(xiàn)研究.pdf
- 基于二進制域ECC密碼算法的研究與硬件實現(xiàn).pdf
- ECC硬件算法研究及協(xié)處理器實現(xiàn).pdf
- 面向硬件的立體匹配算法研究.pdf
- NAND FLASH快速BCH編解碼算法及硬件實現(xiàn).pdf
- 面向密碼算法的存儲計算結構研究.pdf
- AES算法在移動存儲加密系統(tǒng)中的硬件設計.pdf
- 固態(tài)存儲系統(tǒng)的USB接口設計與實現(xiàn).pdf
- 面向多核系統(tǒng)的高性能硬件事務存儲的優(yōu)化研究.pdf
- APONMAC算法的研究與硬件設計.pdf
- 基于雅可比加重射影坐標系的ECC算法設計及硬件實現(xiàn).pdf
- 基于bch碼的快閃存儲器控制器設計bch(含外文翻譯)
- 固態(tài)存儲陣列控制器的設計與實現(xiàn).pdf
- 高速BCH編解碼器的軟件與硬件實現(xiàn).pdf
- 采用ECC算法的加密芯片設計.pdf
評論
0/150
提交評論