

已閱讀1頁,還剩72頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、本論文設計了一個用于對講機、無繩電話等無線通訊系統(tǒng)的頻率綜合器鎖相環(huán),輸出頻率范圍為400MHz~950MHz,系統(tǒng)相位噪聲<-80dBc/Hz@10KHz,總諧波失真<3%。在完成前仿真和版圖設計后,使用TSMC.35 CMOS工藝流片,最后用頻譜分析儀等測試設備對產(chǎn)品進行了測試。 本論文采用自頂向下的設計方法,首先介紹PLL的整體結構;其次對各個模塊分別進行介紹,比較不同結構之間的優(yōu)缺點,并給出了本設計采用的結構;然后著重介
2、紹VCO的設計,并對VCO及鎖相環(huán)系統(tǒng)相位噪聲的基本理論進行了深入的研究,提出了幾種實用的降低相位噪聲的技術;最后完成版圖設計與驗證,并交付Foundry流片。 本設計的難點在于LC壓控振蕩器(LC-VCO)的設計,由于存在封裝等寄生參數(shù)的影響,VCO同時存在兩個非理想狀態(tài):一是由于焊接引線引入的寄生電感,會使VCO同時存在兩個振蕩模式;二是由于片內(nèi)金屬走線等寄生電阻的影響,可能導致VCO不滿足振蕩條件。本設計通過對整個環(huán)路進行
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SOC用400MHz-800MHz鎖相環(huán)的設計.pdf
- 0.18μmcmos工藝622mhz電荷泵鎖相環(huán)設計
- 用于usb2.0中480mhz鎖相環(huán)的設計
- 800mhz1.2ghzcmos變帶寬自適應鎖相環(huán)設計
- 300MHz集成鎖相環(huán)頻率合成器的設計.pdf
- 480MHz CMOS鎖相環(huán)頻率合成的分析與設計.pdf
- 600MHz高可靠CMOS電荷泵鎖相環(huán)的設計.pdf
- 100MHz~400MHz跳頻濾波器性能測試系統(tǒng)的設計與實現(xiàn).pdf
- 0.6μmcmos工藝622mhz電荷泵鎖相環(huán)的設計
- 基于CMOS工藝的622MHz電荷泵鎖相環(huán)設計.pdf
- 應用于27MHz RF Transceiver系統(tǒng)中的鎖相環(huán)設計.pdf
- 應用于433MHz ISM頻段電荷泵鎖相環(huán)的設計.pdf
- 225~400MHz窄帶跳頻濾波器的研制.pdf
- FPGA內(nèi)嵌200MHz低噪聲鎖相環(huán)時鐘發(fā)生器.pdf
- 100~400MHz高線性低噪聲放大器的設計與實現(xiàn).pdf
- 一種采用鎖相環(huán)技術的800MHz CMOS時鐘發(fā)生器設計.pdf
- 用于usb2.0中高穩(wěn)定性480mhz鎖相環(huán)的分析與設計
- 225MHz-400MHz大功率微波開關的設計.pdf
- SOC用鎖相環(huán)控制系統(tǒng)設計及研究.pdf
- 高速SERDES接口建模與鎖相環(huán)設計.pdf
評論
0/150
提交評論