版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、8051系列單片機是應用最廣泛生命周期最長久的8位單片機。具有強大的生命力和市場前景。 本文主要介紹了一款51系列單片機的軟IPCORE:使用VerilogHDL語言設計的80C51單片機的IPCORE。 本論文的主體部分由四部分構成,第一部分,介紹了經典的INTEL的MCS8051的框架結構和內部功能模塊的組成,從而明確了本次設計的任務目標;第二部分,分析了8051的指令集的特點,在本設計中把指令的執(zhí)行流程基本劃分為取
2、指,譯碼,取指令參數,運算,回寫五個步驟,每個步驟在各類指令中的時序安排,并舉例列出幾種指令按照這個步驟執(zhí)行的情況;第三部分,按照INTEL的MCS8051手冊的描述,詳細介紹了本論文中各模塊實現的結構圖和工作原理,包括了特殊寄存器,運算邏輯單元,定時器,中斷等。最后一部分是本次論文的測試驗證和總結。 本設計采用CANDENCE的VerilogXL及modelsim5.7進行功能仿真以及時序仿真,采用Altera公司的開發(fā)工具Q
3、UARTUSII5.0作為開發(fā)平臺,完成設計的綜合、靜態(tài)時序分析工作;采用Altera公司的CYCLONE系列的EPlC6T144C6芯片進行物理設計。 在設計手段上,設計主要遵循INTELMCS51系列的單片機用戶手冊以及官方的正式資料,采用了自頂向下將系統(tǒng)按功能逐層分割的層次化、模塊化的設計方法,這比傳統(tǒng)自下向上的EDA設計方法有更明顯的優(yōu)勢,縮短了開發(fā)周期,降低了開發(fā)成本。先進工藝以及設計手段的采用也是保證性能提高的一大因
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- AHB接口8051兼容處理器IP設計研究.pdf
- 一個RDF Schema處理器的設計與實現.pdf
- 可重用數字信號處理器IP核的設計.pdf
- 一個支持事務存儲的多核處理器結構設計.pdf
- 兼容8051單片機IP核設計.pdf
- 一個基于變量消除和子句包含的預處理器.pdf
- 邏輯核動態(tài)可重構的眾核處理器體系結構.pdf
- 兼容6502微處理器IP開發(fā)與設計.pdf
- 一種基于8051的安全加密微處理器設計與實現.pdf
- 可重構密碼協處理器設計.pdf
- 一種兼容MIPS32指令集的32位軟核處理器設計.pdf
- 異構眾核處理器的設計與實現.pdf
- 眾核處理器中Cache一致性機制的動態(tài)可重構設計.pdf
- 32位RISC微處理器核的設計.pdf
- 新型可支持.netil指令的處理器設計
- 可配置可擴展媒體處理器設計.pdf
- 基于擴展指令集的近閾值8051微處理器設計.pdf
- 基于處理器核分配方案的眾核處理器可靠性增強技術.pdf
- AES協處理器IP核的設計與實現.pdf
- 面向可重構眾核處理器的子網劃分與廣播機制研究.pdf
評論
0/150
提交評論