已閱讀1頁,還剩101頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、本論文的主要內(nèi)容是分析設計一個8位的MCU芯片(項目命名為HF1806)。 HF1806是基于增強的AVR RISC結(jié)構(gòu)的低功耗8位CMOS微控制器。AVR內(nèi)核具有豐富的指令集和32個通用工作寄存器。HF1806有1K字節(jié)Flash,64字節(jié)EEPROM,64字節(jié)SRAM,6個通用I/O口線, 32個通用工作寄存器, 1個具有比較模式的8位定時器/計數(shù)器,片內(nèi)/外中斷,4路10位ADC,具有片內(nèi)振蕩器的可編程看門狗定時器,以及三
2、種可以通過軟件進行選擇的省電模式。工作于空閑模式時CPU停止工作,而SRAM、T/C、ADC、模擬比較器以及中斷系統(tǒng)繼續(xù)工作;掉電模式時保存寄存器中值,停止除中斷和硬件復位之外所有功能工作:ADC噪聲抑制模式時終止CPU及ADC以外所有I/O模塊的工作以降低ADC轉(zhuǎn)換噪聲。HF1806采用的是中芯國際0.35μm雙鋁單多晶N阱CMOS工藝。 論文首先介紹了單片機的發(fā)展;論文的主體是第二、三、四章,第二章首先介紹了HF1806 的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- RISC8位MCU的設計研究.pdf
- 8位RISC MCU軟核的設計.pdf
- 一款8位RISC MCU的設計.pdf
- 8位MCU IP核的設計與應用.pdf
- 一種8位MCU設計.pdf
- 8位低功耗多功能MCU的設計.pdf
- 8位MCU的可測試性設計研究.pdf
- 8位RISC高性能MCU設計.pdf
- 8位MCU設計驗證及測試向量故障覆蓋率分析.pdf
- 通用型8位MCU內(nèi)核設計及應用.pdf
- 面向便攜式設備的8位MCU設計.pdf
- 基于8位MCU核的智能編碼ASIC設計.pdf
- 基于FPGA的8位RISC MCU研究與設計.pdf
- 8位高速流水線結(jié)構(gòu)MCU的設計.pdf
- 嵌入式8位MCU內(nèi)核的設計研究.pdf
- 基于流水線結(jié)構(gòu)的8位MCU設計.pdf
- 基于Wishbone總線的8位MCU的設計和驗證.pdf
- 增強型8位MCU IP軟核的設計.pdf
- 兼容PIC16C87的8位MCU設計.pdf
- 基于Flat_Cell存儲結(jié)構(gòu)的8位MCU設計.pdf
評論
0/150
提交評論