基于Wishbone總線的8位MCU的設(shè)計(jì)和驗(yàn)證.pdf_第1頁
已閱讀1頁,還剩94頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、微控制器(Microcontroller Unit,MCU)是許多數(shù)字系統(tǒng)的核心部件,其控制復(fù)雜,對魯棒性、面積、運(yùn)算速度、功能等方面都有較高的要求。設(shè)計(jì)擁有自主知識產(chǎn)權(quán)的高性能MCU一直是集成電路設(shè)計(jì)領(lǐng)域一個(gè)富有挑戰(zhàn)性的課題。本文的研究正是對此作一次有意義的嘗試。
   本文設(shè)計(jì)的MCU基于Wishbone總線,內(nèi)核程序總線16位,數(shù)據(jù)總線8位,指令與Microchip公司的PIC18C系列單片機(jī)兼容,共77條指令,絕大多數(shù)指

2、令可以在一個(gè)機(jī)器周期內(nèi)完成。通過采用哈佛體系結(jié)構(gòu)以及兩級流水線結(jié)構(gòu),提高了指令的執(zhí)行速度。
   本文設(shè)計(jì)的MCU外設(shè)包括GPIO,SPI,I2C,由于ARM處理器的廣泛使用,還設(shè)計(jì)了Wishbone–AHB總線橋接器,使得符合Wishbone規(guī)范的主設(shè)備和符合AHB規(guī)范的從設(shè)備之間可以相互傳送數(shù)據(jù)。所有外設(shè)作為從設(shè)備通過“共享總線”的方式與主設(shè)備內(nèi)核進(jìn)行互連。
   本文對內(nèi)核各子模塊的設(shè)計(jì)、外設(shè)的設(shè)計(jì)、邏輯綜合、靜態(tài)

3、時(shí)序分析以及驗(yàn)證等內(nèi)容進(jìn)行了詳細(xì)的探討。系統(tǒng)用Verilog HDL進(jìn)行RTL設(shè)計(jì),在設(shè)計(jì)的不同階段采用Synopsys公司不同的EDA工具,綜合和靜態(tài)時(shí)序分析采用是臺積電(TSMC)0.18工藝庫。
   本文使用Microchip公司的MPLAB作為匯編源程序的編譯環(huán)境。最終驗(yàn)證結(jié)果表明,所設(shè)計(jì)的MCU完全兼容PIC18C指令集,外設(shè)功能基本正確,MCU能按照指定指令執(zhí)行預(yù)定動作,時(shí)序和流水線都正確,MCU的基本功能得到實(shí)現(xiàn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論