基于QVGA陣列的嵌入式Flash IP設(shè)計.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、當(dāng)今微電子工業(yè)的產(chǎn)值占世界經(jīng)濟(jì)總產(chǎn)值的4%,己經(jīng)是全世界最大的產(chǎn)業(yè)。預(yù)測表明,在今后的25年里,更將占到世界總產(chǎn)值的8%。 像所有迅速發(fā)展的事物一樣,發(fā)展產(chǎn)生了分工,更細(xì)的分工又推動著更高速的發(fā)展。作為微電子技術(shù)的一個分支微電子設(shè)計業(yè)的分工也在進(jìn)行著細(xì)化,其中最引人注目的是,設(shè)計公司逐步劃分為可重用功能模塊設(shè)計和系統(tǒng)集成類。功能塊電路(IP, Intellectual Property)基本上是中、小規(guī)模設(shè)計,這與我國目前的微電

2、子設(shè)計能力有比較好的銜接,適合我國目前的國情。 論文的主要工作是嵌入式Flash IP的設(shè)計與實(shí)現(xiàn)。該Flash存儲器的陣列采用QVGA(Quasi-Virtual Ground Array,QVGA)結(jié)構(gòu),存儲容量為16k×16bit,該存儲器電路主要包括以下幾個方面:高壓產(chǎn)生電路、數(shù)字控制邏輯電路、Flash存儲陣列以及其專的外圍電路??傮w分為兩部分:數(shù)字控制邏輯電路和模擬宏單元電路。二者無論是電路還是版圖均采用全定制方法設(shè)

3、計。 論文首先對IP和非揮發(fā)存儲器,特別是flash存儲器進(jìn)行了一般性概述;接著對F1ash的基本工作原理,編程、擦除和讀操作以及陣列結(jié)構(gòu)作了詳細(xì)的介紹,并闡述了本文所采用的Flash存儲陣列結(jié)構(gòu)。然后介紹了Flash IP的算法設(shè)計與功能劃分,隨后是具體電路設(shè)計和物理版圖設(shè)計。其中重點(diǎn)介紹了高壓產(chǎn)生系統(tǒng)的設(shè)計與實(shí)現(xiàn),包括電荷泵,帶隙基準(zhǔn),時鐘產(chǎn)生電路,DAC及其它相關(guān)電路。 文章的最后對全文進(jìn)行了總結(jié),并結(jié)合己經(jīng)完成的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論