Flash IP核在DSP處理器中的嵌入式應用.pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著集成電路制造工藝的發(fā)展,器件尺寸越來越小,DSP處理器的設計復雜度,數(shù)據(jù)處理能力和工作頻率不斷提升。Flash作為一種非易失性存儲器,以其掉電狀況下仍然能保存已儲數(shù)據(jù)的特點而被越來越重視,F(xiàn)lash IP在嵌入式系統(tǒng)芯片(SOC)中得到廣泛應用。
  數(shù)字信號處理器(DSP)因為擁有強大的數(shù)字處理能力而被廣泛應用于通信、軍事、醫(yī)療、家電等各個領域,傳統(tǒng)應用中,DSP的應用程序由片外固態(tài)存儲加載或者通過 Flash等非易失存儲加

2、載,存在系統(tǒng)復雜度高,數(shù)據(jù)帶寬受限,系統(tǒng)功耗大等不足。
  采用嵌入式Flash工藝實現(xiàn)Flash IP在DSP中的嵌入式設計,可大大簡化DSP外圍設計,提高數(shù)據(jù)存取帶寬,降低系統(tǒng)功耗,為應用工程師進行產(chǎn)品的軟硬件設計提供更大的靈活性。
  Flash存儲電路與傳統(tǒng)的cache邏輯電路存在很大的區(qū)別,為保證在傳統(tǒng)的CMOS工藝上實現(xiàn)Flash IP與嵌入應用,需要專門設計Flash存儲器與系統(tǒng)的接口電路,用于實現(xiàn)Flash存

3、儲口相關的編程、擦除、校驗等功能。以及解決低速Flash儲存器與高速SRAM存儲器之間的帶寬與速度匹配問題。
  對于嵌入式 Flash存儲器來說,其功耗高低、讀寫速度的快慢、以及系統(tǒng)兼容性等等性能決定了嵌入質量的高低,本文從低功耗、高讀寫速度以及良好的系統(tǒng)兼容性等方面出發(fā),提出Flash IP核在DSP處理器中的嵌入式應用方案。
  本文首先介紹了 Flash IP核的工作原理以及存儲結構,針對其特點從 FLASH IP核

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論