在FPGA中利用SoftSerDes技術實現(xiàn)信號串并轉換的研究.pdf_第1頁
已閱讀1頁,還剩56頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著通信中數(shù)據(jù)流量的不斷增長,對于通信速率的要求也越來越高。在這種形勢下,高速串行數(shù)字通信體現(xiàn)出比傳統(tǒng)的并行數(shù)據(jù)傳輸方式更大的優(yōu)勢?;赟erDes的高速串行通信技術應用廣泛,由于采用差分信號傳輸代替單端信號,從而在信號傳輸過程中增強了抗噪聲、抗干擾能力。同時,由于采用時鐘和數(shù)據(jù)恢復技術代替同時傳輸數(shù)據(jù)和時鐘,從而解決了限制數(shù)據(jù)傳輸速率的信號時鐘偏移問題。這樣,基于SerDes的高速串行接口突破了傳統(tǒng)并行I/O接口的數(shù)據(jù)傳輸瓶頸,大大提

2、高了數(shù)據(jù)傳輸?shù)臄?shù)據(jù)率,正在成為一種通用的I/O接口標準,將取代傳統(tǒng)并行總線而成為高速接口技術的主流。 本文介紹了一種新的全數(shù)字電路設計的異步數(shù)據(jù)時鐘捕獲技術,該技術是基于FPGA來設計和實現(xiàn)的,稱為SoftSerDes技術。 FPGA繼承了ASIC的大規(guī)模,高集成度和高可靠性的優(yōu)點,但克服了普通Asic設計周期長,投資大,靈活性差的缺點,逐步成為復雜數(shù)字硬件電路設計的理想首選。而將SerDes應用在FPGA中可以實現(xiàn)數(shù)據(jù)

3、大量收發(fā),提高數(shù)據(jù)的總體流量。與傳統(tǒng)的SerDes芯片相比,SoftSerDes有比較高的抗干擾能力,低功率損耗,用FPGA實現(xiàn)更易于對新產(chǎn)品進行升級,所以在大規(guī)模FPGA設計中有著廣泛的應用前景。 論文介紹了SerDes技術和FPGA設計中用到的相關軟件工具。在對SoftSerDes模塊進行功能仿真,證明該技術可以達到預期功能的基礎上,按照FPGA的設計流程,在FPGA中通過仿真、綜合、布局布線、下載調(diào)試項目中的相關模塊,并通

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論