版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、西安電子科技大學(xué)碩士學(xué)位論文一種4位2GssFLASHAD轉(zhuǎn)換器設(shè)計及組合應(yīng)用設(shè)計姓名:張磊申請學(xué)位級別:碩士專業(yè):微電子學(xué)與固體電子學(xué)指導(dǎo)教師:楊銀堂20090101AbstractAbstractUltrafastA/DconverteristhemostimportantpartoftheSignalProcessingSystem,widelyusedinradarhi91l—speedbroadbanddi百talreceiv
2、ers,hi曲一speedhard—dishsonarandmanyconsumeelectronicsAtthesametime,塒t11thedevelopmentofdigitalsignalprocessingcircuit,thespeedoftheA/DconverterisbecomingfasterandfasterInthehigh—speedapplications,fullflasharchitecturehasb
3、eenconsideredthemostappropriatearchitectureButitisdifficulttousetraditionalfullflasharchitectureforahi曲一speed8bitsandeVenmoreresolutionapplicationUsuallyinordertoachievehighspeedandhi曲resolutionapplication,therearesomene
4、wtypesofarchitectureofcircuitsneededThefullflashA/DconverterwithlOWerresolutionisusedasunitcircuitThispaperintroducesthedesignofa4bits2Gs/sfullflashA/Dconverterindetail,includingthefunctionandcharacterBecausethedesignofu
5、ltrafastA/Dconverterhasaveryhighrequirementfortheanalogblocks,suchasoffsetandbandwidththispaperhasbeenmadeadetailedanalysisandoptimizationforthemainanalogblocks,andthenfinishes也eultra—fastcomparatorwhichhasthelOWoffsetvo
6、ltageandpowerThen,thispapermakessomestudyofultrafastA/Dconverterthathave8bitsand12bitsresolution,whichusingthedesigned4bitsADCastheunitcircuitThispaperusesSMICO18I,tmCMOSmixedsignalprocessWhentheclockfxequencyis2GHz,thed
7、esignandsimulationofeverycircuitmodulesisfinished,thenmakingfunctionverificationforthe4bits2Gs/sfullflashA/DconverterThePowerVoltageis18VWhentheclockfrequencyis2GHzandthefrequencyofinputsignalis400MHz,thepoweriS1085mWKey
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種8位低功耗高速A-D轉(zhuǎn)換器的設(shè)計.pdf
- 一種16位高速A-D轉(zhuǎn)換器采樣保持電路的設(shè)計.pdf
- 一種多量程高速A-D轉(zhuǎn)換器的設(shè)計.pdf
- 一種24位Delta-Sigma A-D轉(zhuǎn)換器的設(shè)計與實現(xiàn).pdf
- 一種高精度Delta-Sigma型A-D轉(zhuǎn)換器的設(shè)計.pdf
- 16位∑-△A-D轉(zhuǎn)換器的設(shè)計及VLSI實現(xiàn).pdf
- 一種帶LCD驅(qū)動的積分型A-D轉(zhuǎn)換器的設(shè)計.pdf
- Σ-ΔA-D轉(zhuǎn)換器設(shè)計與仿真.pdf
- 一種12位100MSPS可配置流水線A-D轉(zhuǎn)換器.pdf
- 8位逐次逼近A-D轉(zhuǎn)換器的優(yōu)化設(shè)計.pdf
- 16位A-D轉(zhuǎn)換器時鐘穩(wěn)定電路的設(shè)計.pdf
- 一種高性能Sigma-Delta A-D轉(zhuǎn)換器的研究與設(shè)計.pdf
- 16位1MS-s CMOS SAR A-D轉(zhuǎn)換器設(shè)計及校準(zhǔn)技術(shù).pdf
- 8位高速折疊內(nèi)插A-D轉(zhuǎn)換器的設(shè)計.pdf
- 12位流水線型A-D轉(zhuǎn)換器設(shè)計.pdf
- 8位納米級高速SAR A-D轉(zhuǎn)換器設(shè)計.pdf
- 12位高速A-D轉(zhuǎn)換器架構(gòu)研究及關(guān)鍵電路設(shè)計.pdf
- ΣΔA-D轉(zhuǎn)換器的設(shè)計與研究.pdf
- 多位量化∑-△A-D轉(zhuǎn)換器的設(shè)計.pdf
- 一種10位,200MSample-s模數(shù)轉(zhuǎn)換器的設(shè)計.pdf
評論
0/150
提交評論