

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在航空航天,遙感測(cè)量,安全防衛(wèi)以及家用影視娛樂(lè)等領(lǐng)域,要求能及時(shí)保存高清晰度的視頻信號(hào)供后期分析、處理、研究和欣賞。因此,研究一套處理速度快,性能可靠,使用方便,符合行業(yè)相關(guān)規(guī)范的高清視頻編解碼系統(tǒng)是十分必要的。 本文首先介紹了高清視頻的發(fā)展歷史。并就當(dāng)前相關(guān)領(lǐng)域的發(fā)展闡述了高清視頻編解碼系統(tǒng)的設(shè)計(jì)思路,提出了可行的系統(tǒng)設(shè)計(jì)方案?;贖.264的高清視頻編碼系統(tǒng)對(duì)處理器的要求非常高,一般的DSP和通用處理器難以達(dá)到性能要求。本系
2、統(tǒng)選擇富士通公司最新的專用視頻編解碼芯片MB86H51,實(shí)時(shí)編解碼分辨率達(dá)到1080p的高清視頻。芯片具有壓縮率高,功耗低,體積小等優(yōu)點(diǎn)。系統(tǒng)的控制設(shè)備由三塊FPGA芯片和ARM控制器共同完成。FPGA芯片分別負(fù)責(zé)視頻輸入輸出,碼流輸入輸出和主編解碼芯片的控制。ARM作為上層人機(jī)交互的控制器,向系統(tǒng)使用者提供操作界面,并與主控FPGA相連。方案實(shí)現(xiàn)了高清視頻的輸入,實(shí)時(shí)編碼和碼流存儲(chǔ)輸出等功能于一體,能夠編碼1080p的高清視頻并存儲(chǔ)在
3、硬盤中。系統(tǒng)開(kāi)發(fā)的工作難點(diǎn)在于FPGA的程序設(shè)計(jì)與調(diào)試工作。其次,詳細(xì)介紹了FPGA在系統(tǒng)中的功能實(shí)現(xiàn),使用的方法和程序設(shè)計(jì)。使用VHDL語(yǔ)言編程實(shí)現(xiàn)I2C總線接口和接口控制功能,利用stratix系列FPGA內(nèi)置的M4K快速存儲(chǔ)單元實(shí)現(xiàn)128K的命令存儲(chǔ)ROM,并對(duì)設(shè)計(jì)元件模塊化,方便今后的功能擴(kuò)展。編程實(shí)現(xiàn)了PIO模式的硬盤讀寫和SDRAM接口控制功能,實(shí)現(xiàn)高速的數(shù)據(jù)存儲(chǔ)功能。利用時(shí)序狀態(tài)機(jī)編程實(shí)現(xiàn)主芯片編解碼控制功能,完成編解碼命
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的視頻編解碼系統(tǒng)實(shí)現(xiàn).pdf
- 高清視頻編解碼電路設(shè)計(jì).pdf
- 基于h.265編解碼的高清視頻傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的視頻編解碼關(guān)鍵算法研究與設(shè)計(jì).pdf
- 基于FPGA系統(tǒng)的ADPCM編解碼應(yīng)用.pdf
- 移動(dòng)高清編解碼系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 音視頻編解碼算法及其應(yīng)用系統(tǒng)FPGA驗(yàn)證設(shè)計(jì).pdf
- 基于FPGA的JPEG實(shí)時(shí)圖像編解碼系統(tǒng).pdf
- 基于FPGA的視頻解碼系統(tǒng)接口設(shè)計(jì).pdf
- HEVC視頻編解碼標(biāo)準(zhǔn)研究及解析模塊設(shè)計(jì).pdf
- MELP算法參數(shù)編解碼模塊FPGA實(shí)現(xiàn)研究.pdf
- 高清視頻監(jiān)控系統(tǒng)硬件加速編解碼的研究與應(yīng)用.pdf
- 基于MB86H51的高清視頻編解碼及存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高清圖像話音同傳編解碼系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的IRIG_B編解碼系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 視頻編解碼傳輸模塊 zjnle-1001、1002
- 基于UWB通信系統(tǒng)信道編解碼的FPGA實(shí)現(xiàn).pdf
- 視頻編解碼中去塊濾波模塊的原理及設(shè)計(jì).pdf
- 基于FPGA信道編解碼算法的實(shí)現(xiàn).pdf
- 基于DM3730的多路視頻編解碼軟件系統(tǒng)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論