I2C總線在SOC系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩65頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在現(xiàn)代的眾多芯片設(shè)計(jì)項(xiàng)目中,采用SOC架構(gòu)設(shè)計(jì)實(shí)現(xiàn),內(nèi)嵌處理器,在芯片設(shè)計(jì)中考慮實(shí)現(xiàn)一些常用的處理器外設(shè)接口,使芯片適應(yīng)更多的應(yīng)用場(chǎng)合。Philips公司開發(fā)了一種用于內(nèi)部 IC控制的簡(jiǎn)單的雙向兩線串行總線I2C(Inter-Integrated Circuit)是由數(shù)據(jù)線SDA和時(shí)鐘線SCL構(gòu)成的串行總線,具有接口簡(jiǎn)單,資源占用少,方便易用等優(yōu)點(diǎn),而被廣泛的應(yīng)用到了數(shù)字系統(tǒng)設(shè)計(jì)中,用于實(shí)現(xiàn)處理器與外設(shè)的數(shù)據(jù)通信。
  該項(xiàng)目模擬

2、了I2C總線通信系統(tǒng),Verilog HDL是一門廣泛使用的硬件描述語(yǔ)言,本項(xiàng)目正是采用Verilog HDL。本文首先研究了I2C總線的規(guī)范,又簡(jiǎn)要介紹了一般設(shè)計(jì)經(jīng)常使用的設(shè)計(jì)環(huán)境和設(shè)計(jì)方法,以及設(shè)計(jì)流程。在此基礎(chǔ)上,重點(diǎn)介紹了I2C通信系統(tǒng)的總體設(shè)計(jì)方案,詳細(xì)描述時(shí)序狀態(tài)機(jī)的工作原理和Verilog HDL語(yǔ)言的實(shí)現(xiàn),以及在Xilinx平臺(tái)上的時(shí)序仿真。本系統(tǒng)采用了自頂向下的設(shè)計(jì)方法,利用了Verilog HDL語(yǔ)言的結(jié)構(gòu)描述風(fēng)格,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論