

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、分類號密級UDC注1學位論文USB2.0IP核OTG控制器研究與實現(xiàn)控制器研究與實現(xiàn)(題名和副題名)彭沖(作者姓名)指導教師姓名閻波副教授副教授電子科技大學電子科技大學成都成都(職務、職稱、學位、單位名稱及地址)申請學位級別碩士碩士專業(yè)名稱通信與信息系統(tǒng)通信與信息系統(tǒng)論文提交日期2011.3論文答辯日期2011.5學位授予單位和日期電子科技大學電子科技大學答辯委員會主席評閱人年月日注1:注明《國際十進分類法UDC》的類號摘要I摘要USB
2、(通用串行總線)是一種外部總線標準,用于規(guī)范電腦與外部設(shè)備的連接和通信,它憑借著即插即用、熱插拔、傳輸速度快、接口小巧、可擴展性強、成本低等優(yōu)點,已經(jīng)成為了應用于PC機與外設(shè)間的主流接口技術(shù)。但傳統(tǒng)的USB系統(tǒng)使用“主從”的架構(gòu),外設(shè)之間的通信必須依賴于PC主機的存在,一旦離開了PC,各外設(shè)間無法利用USB口進行操作。OTG技術(shù)的出現(xiàn)解決了這一問題,支持OTG補充規(guī)范的USBOTG雙重角色設(shè)備既可以實現(xiàn)主機功能,又可以實現(xiàn)外設(shè)功能,使得
3、支持OTG規(guī)范的外設(shè)能夠充當主機與標準外設(shè)直接通信,而不需要PC的參與,從而拓展了USB技術(shù)的應用范圍。本文基于ARM處理器設(shè)計和實現(xiàn)了一款USB2.0OTGIP核。該IP核包括主機控制器模塊、設(shè)備控制器模塊和OTG控制器模塊等,通過外接ARM9和具有ULPI接口的PHY芯片實現(xiàn)了USBOTG功能。本文重點介紹了IP核中OTG控制器的硬件設(shè)計、實現(xiàn)及其FPGA板級測試。OTG控制器主要包括了以下模塊:全局控制模塊、寄存器組模塊、OTG狀
4、態(tài)機模塊、定時器模塊、事件檢測模塊、數(shù)據(jù)路由模塊等。全局控制模塊負責復位、掛起和恢復的控制,及DD線的上拉下拉、打開關(guān)閉Vbus線供電等操作;寄存器組模塊完成對OTG控制器中所需寄存器的存放和管理;OTG狀態(tài)機模塊主要實現(xiàn)了OTG控制器狀態(tài)機的跳轉(zhuǎn)及各狀態(tài)下的動作信號的產(chǎn)生;定時器模塊主要實現(xiàn)了OTG狀態(tài)機中的定時功能;事件檢測模塊產(chǎn)生了OTG狀態(tài)機的跳轉(zhuǎn)參數(shù);數(shù)據(jù)路由模塊完成了IP核內(nèi)主機控制器、設(shè)備控制器與PHY之間的數(shù)據(jù)路由。關(guān)鍵
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- usb2.0ip核的主控制器設(shè)計
- usb1.1otg控制器ip核的設(shè)計
- usb2.0主機設(shè)備控制器ip設(shè)計和otg研究
- usb2.0設(shè)備控制器ip核設(shè)計與驗證
- usb2.0設(shè)備控制器ip軟核設(shè)計
- usb2.0設(shè)備控制器的ip核設(shè)計
- 嵌入式usb2.0主機控制器ip核設(shè)計與實現(xiàn)
- soc平臺的usb2.0主機控制器的ip核設(shè)計與實現(xiàn)
- otgusb2.0ip核設(shè)備控制器研究與實現(xiàn)
- usb2.0設(shè)備控制器ip核的設(shè)計與fpga驗證
- USB設(shè)備控制器IP核研究.pdf
- 基于usb2.0標準協(xié)議otg芯片的ip核開發(fā)
- usb2.0控制器的ip核驗證
- USB主機控制器IP核的研究與設(shè)計.pdf
- USB設(shè)備控制器IP軟核設(shè)計研究.pdf
- 全速USB設(shè)備控制器接口IP核的設(shè)計與實現(xiàn).pdf
- usb2.0otgip核設(shè)備控制器功能驗證研究和實現(xiàn)
- usb2.0otgip核全速主機控制器研究與設(shè)計
- usb2.0ip核中通用可編程接口及多總線接口gpmb的設(shè)計與實現(xiàn)
- usb0主機控制器ip核的設(shè)計
評論
0/150
提交評論