數字電子技術考試復習選擇填空題匯總_第1頁
已閱讀1頁,還剩15頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、1數字電子技術試卷數字電子技術試卷一、選擇題:A組:1.如果采用偶校驗方式,下列接收端收到的校驗碼中,(A)是不正確的A、00100B、10100C、11011D、111102、某一邏輯函數真值表確定后,下面描述該函數功能的方法中,具有唯一性的是(B)A、邏輯函數的最簡與或式B、邏輯函數的最小項之和C、邏輯函數的最簡或與式D、邏輯函數的最大項之和3、在下列邏輯電路中,不是組合邏輯電路的是(D)A、譯碼器B、編碼器C、全加器D、寄存器4、

2、下列觸發(fā)器中沒有約束條件的是(D)A、基本RS觸發(fā)器B、主從RS觸發(fā)器C、同步RS觸發(fā)器D、邊沿D觸發(fā)器5、555定時器不可以組成D。A.多諧振蕩器B.單穩(wěn)態(tài)觸發(fā)器C.施密特觸發(fā)器D.JK觸發(fā)器6、編碼器(A)優(yōu)先編碼功能,因而(C)多個輸入端同時為1。A、有B、無C、允許D、不允許7、(D)觸發(fā)器可以構成移位寄存器。A、基本RS觸發(fā)器B、主從RS觸發(fā)器C、同步RS觸發(fā)器D、邊沿D觸發(fā)器8、速度最快的AD轉換器是(A)電路A、并行比較型

3、B、串行比較型C、并-串行比較型D、逐次比較型9、某觸發(fā)器的狀態(tài)轉換圖如圖所示,該觸發(fā)器應是(C)A.JK觸發(fā)器B.RS觸發(fā)器C.D觸發(fā)器D.T觸發(fā)器10.(電子專業(yè)作)對于VHDL以下幾種說法錯誤的是(A)AVHDL程序中是區(qū)分大小寫的。B一個完整的VHDL程序總是由庫說明部分、實體和結構體等三部分構成CVHDL程序中的實體部分是對元件和外部電路之間的接口進行的描述,可以看成是定義元件的引腳D結構體是描述元件內部的結構和邏輯功能B組:

4、1、微型計算機和數字電子設備中最常采用的數制是(A)A.二進制B.八進制C.十進制D.十六進制2、十進制數6在8421BCD碼中表示為(B)A.0101B.0110C.0111D.10003、在圖1所示電路中,使的電路是(A)__AY?A.B.C.D.○1○2○3○43A.正弦波B.矩形脈沖C.三角波D.鋸齒波7在下列邏輯電路中,不是組合邏輯電路的是A。A.譯碼器B.編碼器C.全加器D.寄存器8八路數據分配器,其地址輸入端有B個。A.2

5、B.3C.4D.898位移位寄存器,串行輸入時經D個脈沖后,8位數碼全部移入寄存器中。A.1B.2C.4D.810一個無符號8位數字量輸入的DAC,其分辨率為D位。A.1B.3C.4D.8D組:1、下列四個數中,最大的數是(B)A、(AF)16B、(001010000010)8421BCDC、(10100000)2D、(198)102、下列關于異或運算的式子中,不正確的是(B)A、AA=0B、?1??AAC、A0=AD、A1=??A3、

6、下列門電路屬于雙極型的是(A)A、OC門B、PMOSC、NMOSD、CMOS4、對于鐘控RS觸發(fā)器,若要求其輸出“0”狀態(tài)不變,則輸入的RS信號應為(A)A、RS=X0B、RS=0XC、RS=X1D、RS=1X5、如圖所示的電路,輸出F的狀態(tài)是(D)A、AB、AC、1D、06、ABA在四變量卡諾圖中有(B)個小格是“1”。A、13B、12C、6D、57、二輸入與非門當輸入變化為(A)時,輸出可能有競爭冒險。A.01→10B.00→10C

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論