

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、第8章動(dòng)態(tài)邏輯電路動(dòng)態(tài)邏輯電路填空題填空題1、對(duì)于一般的動(dòng)態(tài)邏輯電路,邏輯部分由輸出低電平的網(wǎng)組成,輸出信號(hào)與電源之間插入了柵控制極為時(shí)鐘信號(hào)的邏輯網(wǎng)與地之間插入了柵控制極為時(shí)鐘信號(hào)的。【答案:NMOSPMOSNOMS】2、對(duì)于一個(gè)級(jí)聯(lián)的多米諾邏輯電路,在評(píng)估階段:對(duì)PDN網(wǎng)只允許有跳變,對(duì)PUN網(wǎng)只允許有跳變,PDN與PDN相連或PUN與PUN相連時(shí)中間應(yīng)接入?!敬鸢福骸拷獯痤}解答題1、從邏輯功能,電路規(guī)模,速度3方面分析下面2電路的
2、相同點(diǎn)和不同點(diǎn)。從而說(shuō)明CMOS動(dòng)態(tài)組合邏輯電路的特點(diǎn)?!敬鸢福骸繄DA是CMOS靜態(tài)邏輯電路。圖B是CMOS動(dòng)態(tài)邏輯電路。2電路完成的均是N的邏輯功能。圖B的邏輯部分電路使用了2個(gè)MOS管,圖A使用了4個(gè)MOS管,由此可以看出動(dòng)態(tài)組合邏輯電路的規(guī)模為靜態(tài)電路的一半。圖B的邏輯功能部分全部使用NMOS管,圖A即使用NMOS也使用PMOS,由于NMOS的速度高于PMOS,說(shuō)明動(dòng)態(tài)組合邏輯電路的速度高于靜態(tài)電路。2、分析下面的電路,指出它完成
3、的邏輯功能,說(shuō)明它和一般動(dòng)態(tài)組合邏輯電路的不同說(shuō)明其特點(diǎn)。【答案:】4、結(jié)合下面電路,說(shuō)明動(dòng)態(tài)組合邏輯電路的工作原理?!敬鸢福骸縿?dòng)態(tài)組合邏輯電路由輸出信號(hào)與電源之間插入的時(shí)鐘信號(hào)PMOSNMOS邏輯網(wǎng)和邏輯網(wǎng)與地之間插入的時(shí)鐘信號(hào)NMOS組成。當(dāng)時(shí)鐘信號(hào)為低電平時(shí),PMOS導(dǎo)通,OUT被拉置高電平。此時(shí)電路處于預(yù)充電階段。當(dāng)時(shí)鐘信號(hào)為低電平時(shí),PMOS截至,電路與VDD的直接通路被切斷。這時(shí)NOMS導(dǎo)通,當(dāng)邏輯網(wǎng)處于特定邏輯時(shí),電路輸出
4、OUT被接到地,輸出低電平。否則,輸出OUT仍保持原狀態(tài)高電平不變。例如此電路,NMOS網(wǎng)構(gòu)成邏輯網(wǎng)中A與C或B與C同時(shí)導(dǎo)通時(shí),可以構(gòu)成輸出OUT到地的通路,將輸出置為低電平。第7章傳輸門邏輯傳輸門邏輯填空題填空題1、寫出傳輸門電路主要的三種類型和他們的缺點(diǎn):(1),缺點(diǎn):;(2),缺點(diǎn):;(3),缺點(diǎn):。【答案:NMOS傳輸門,不能正確傳輸高電平,PMOS傳輸門,不能正確傳輸?shù)碗娖?,CMOS傳輸門,電路規(guī)模較大?!?、傳輸門邏輯電路的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 半導(dǎo)體集成電路課件
- 鄭州大學(xué)半導(dǎo)體集成電路復(fù)習(xí)總結(jié)
- 集成電路設(shè)計(jì)復(fù)習(xí)題及解答
- 《半導(dǎo)體集成電路》試題庫(kù)
- 半導(dǎo)體集成電路試題庫(kù)
- 半導(dǎo)體復(fù)習(xí)題
- 微波半導(dǎo)體器件及微波集成電路
- 《半導(dǎo)體集成電路》考試題目及參考答案
- 《半導(dǎo)體集成電路》課程教學(xué)大綱
- 《半導(dǎo)體集成電路》考試題目及參考答案解讀
- 《半導(dǎo)體集成電路》考試題目及參考答案要點(diǎn)
- 半導(dǎo)體工藝集成電路制造技術(shù)答案1,2單元
- “集成電路與器件物理、半導(dǎo)體物理”(802)
- 半導(dǎo)體物理考試復(fù)習(xí)題
- 半導(dǎo)體器件與集成電路抗靜電放電(esd)
- 半導(dǎo)體集成電路布圖設(shè)計(jì)的法律保護(hù)
- 半導(dǎo)體集成電路可靠性測(cè)試及數(shù)據(jù)處理.pdf
- gjb 1420a-1999 半導(dǎo)體集成電路外殼總規(guī)范
- 半導(dǎo)體集成電路 pwm控制器測(cè)試方法-征求
- gbt17574-1998半導(dǎo)體器件集成電路第2部分:數(shù)字集成電路
評(píng)論
0/150
提交評(píng)論