版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、1電子課程設(shè)計電子課程設(shè)計實踐報告實踐報告題目:基于Verilog的UART模塊的設(shè)計班級:信科074班學號:08073653姓名:姚萬華指導教師:孫統(tǒng)風孫統(tǒng)風中國礦業(yè)大學計算機學院中國礦業(yè)大學計算機學院2010623目錄第1章課題概述.......31.1課題背景.......................................................................................
2、...........................21.2課題目的與意義......................................................................................................21.3報告組織結(jié)構(gòu)......................................................................
3、....................................2第2章相關(guān)理論與技術(shù)...............................................................................................32.1UART相關(guān)內(nèi)容簡介................................................................
4、...............................32.1.1復(fù)雜可編程邏輯器件CPLD簡介...............................................................32.1.2RS232介紹............................................................................................
5、......32.1.3VerilogHDL簡介.........................................................................................62.2UART協(xié)議介紹...............................................................................................
6、.......62.3硬件結(jié)構(gòu)設(shè)計.......................................................................................................82.4軟件設(shè)計............................................................................................
7、.......................9第3章課題詳細設(shè)計與實現(xiàn).......................................................................................93.1UART的整體設(shè)計....................................................................................
8、................93.2波特率發(fā)生器........................................................................................................113.2.波特率的分頻因子的計算.........................................................................
9、....113.3接收模塊設(shè)計........................................................................................................133.3.1接收模塊原理........................................................................................
10、......133.3.2接收模塊的源程序....................................................................................143.4發(fā)送模塊設(shè)計........................................................................................................
11、..53.4.1發(fā)送模塊設(shè)計原理........................................................................................53.4.2發(fā)送模塊源程序............................................................................................63.5功能的測試..
12、...........................................................................................................11結(jié)論.............................................................................................................
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的uart模塊設(shè)計
- verilog課程設(shè)計2
- eda課程設(shè)計--dds的簡單設(shè)計基于verilog hdl
- 密碼鎖verilog課程設(shè)計
- 基于FPGA的UART接口協(xié)議轉(zhuǎn)換模塊設(shè)計.pdf
- verilog-數(shù)字鐘課程設(shè)計
- 電子課程設(shè)計--基于verilog的出租車計費器
- eda技術(shù)及應(yīng)用課程設(shè)計-- 基于verilog語言的調(diào)頻輸出器設(shè)計
- 基于dsp的電機控制模塊課程設(shè)計
- verilog硬件描述語言課程設(shè)計
- dsp課程設(shè)計---基于dsp的bios模塊設(shè)計實現(xiàn)
- 電子課程設(shè)計--基于verilog的出租車計費器
- des加密verilog模塊設(shè)計
- 基于fpga的uart設(shè)計
- 課程設(shè)計---基于verilog hdl數(shù)字頻率計設(shè)計與實現(xiàn)
- hdl(verilog)課程設(shè)計報告(自動售貨機)
- 基于FPGA與PC機串行通信UART模塊設(shè)計.pdf
- 基于Verilog-AMS的信號監(jiān)測比較器模塊行為模型設(shè)計.pdf
- 數(shù)據(jù)庫課程設(shè)計-模塊設(shè)計報告
- vhdl課程設(shè)計-計算器模塊設(shè)計
評論
0/150
提交評論