版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、目錄觀1A b s tr a c t 2弓 It3M - M 4第 一節(jié) 鎖相 環(huán) 發(fā)展 簡(jiǎn) 介 4第 二節(jié) 鎖 相環(huán) 型頻率綜合 器 的研 究現(xiàn)狀 4第 三節(jié) 鎖相環(huán)型頻率綜合器的研 究 目標(biāo) 和意義 6第二 章 系統(tǒng) 架構(gòu) 7第 一節(jié) 原始 的鎖 相環(huán) 7第 二節(jié) 電荷泵式鎖相環(huán) 7第 三節(jié) 頻 率 綜合 器 8第三 章 電路實(shí)現(xiàn) 9第 一節(jié) 鑒頻鑒相器 10第 二節(jié) 電荷 泵 14第
2、三節(jié) 二 階低通 濾波 器 19第 四節(jié) 壓控振 蕩 器 20第 五節(jié) 分 頻器 23第 四草 環(huán)路 分析 和版 圖設(shè) 計(jì) 29第 一節(jié) 環(huán) 路傳輸 函數(shù) 29第 二節(jié) 鎖 相環(huán) 參 數(shù) 定 義 30第 三節(jié) 多模塊組合仿 真 32第 四節(jié) 版 圖設(shè) 計(jì) 34第 五節(jié) 測(cè)試方 案 38第 五 章 結(jié)論 40第一節(jié) 實(shí)現(xiàn) 的具體設(shè)計(jì)參數(shù) 40第二節(jié) 遇到的問題和新的工作方 向 4 1參考 文
3、 獻(xiàn) 42a :i ll 44A b str a c tW ith the continua ldevelopment of integrated circu it (IC)technologyand incr ea s ing of IC de s ign capab ility,the programmab le pha se locked loopw ith h igh speed,low pow er an d low
4、no ise has becom e the m ost used IP forSOC des ign.Based on the HLM C 55nm LP proce ss,a high p er formance 1.6GH z PLL is designed.To m eet the requ irem en t of high speed coun ter,apre-divider,a 8 bit BCD (B inary C
5、oded Decimal)code converter and a 8 bitser ie s counter ar e u sed to pr ov ider 8 b it h igh sp eed fr equency d iv ider.For gett ing the h igh stab il ity of system ,a w ide inpu t range p ha sefrequency detector (PFD)
6、,a charge pump (CP)with symm etricalinput anda differentially voltage controlled oscillator ( VCO)w ith very gooda n tiin io i ^foreri co have been app lied.T he thes is ha s comp leted the sp ec ifica tion o f freque nc
7、y synthes izer(FS),schematic of PFD,CP and h igh speed d ivider design,pre-simulat ion,layout des ign and post- simu la tion.An output range 500MHz to 1.6GH z,h ighstable and programmab le FS ha s been designed.The doub
8、le power system ’sarea is 0.lmm2 ,the power dissipation is 2.63mW ,J itter is 12pS.And them ea sur em ent p lan ha s b e en com p leted.Keyw ords :PLL H igh Speed D ivider PFD CP VCOC l a s s i f i c a t i o n C o d
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于CMOS工藝的頻率綜合器的設(shè)計(jì).pdf
- 基于4GHz分?jǐn)?shù)頻率除法器的頻率綜合器設(shè)計(jì).pdf
- 小數(shù)頻率綜合器設(shè)計(jì).pdf
- 基于∑△調(diào)制的900MHz頻率綜合器設(shè)計(jì).pdf
- 基于DDS+PLL的寬帶頻率綜合器的設(shè)計(jì).pdf
- 基于0.13μmcmos工藝的鎖相環(huán)頻率綜合器環(huán)路及自動(dòng)頻率校準(zhǔn)器設(shè)計(jì)
- EBS500-1.6-55.dwg
- EBS500-1.6-55.dwg
- EBS500-1.6-55.dwg
- EBS500-1.6-55.dwg
- 基于Sigma-delta調(diào)制器的小數(shù)N頻率綜合器設(shè)計(jì).pdf
- 基于JESD204B協(xié)議的頻率綜合器的設(shè)計(jì).pdf
- 頻率綜合器中關(guān)鍵模塊的設(shè)計(jì).pdf
- 寬帶頻率綜合器的研究與設(shè)計(jì).pdf
- ZigBee頻率綜合器的設(shè)計(jì)與研究.pdf
- UWB頻率綜合器的研究與設(shè)計(jì).pdf
- DRM頻率綜合器中分頻器的設(shè)計(jì).pdf
- 基于DDS頻率綜合源的設(shè)計(jì).pdf
- TD-SCDMA頻率綜合器設(shè)計(jì).pdf
- 頻率綜合器中的分頻器電路設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論