版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、1共享*RAM數(shù)據(jù)緩存器地址緩存器處理器及存儲器接口邏輯特 征? 全集成 全集成 MIL-STD-1553 接口 接口終端 終端? 靈活的處理器 靈活的處理器/存儲器接口 存儲器接口? 標準的 標準的 4K 4K×16 16 以及可選的 以及可選的12K 12K×16 16 或 8K 8K×17RAM 17RAM? 可選的 可選的 RAM RAM 奇偶產生 奇偶產生/校驗 校驗? 自動 自動 BC BC 重
2、試 重試? 可編程的 可編程的 BC BC 間隔定時 間隔定時? BC BC 幀自動重復 幀自動重復? 靈活的 靈活的 RT RT 數(shù)據(jù)緩存 數(shù)據(jù)緩存? 可編程的非法化 可編程的非法化? 可任選的消息監(jiān)控器 可任選的消息監(jiān)控器? 同時制 同時制 RT/ RT/監(jiān)控器模式 監(jiān)控器模式TX/RX-A通道 A數(shù)據(jù)總線 D15-D0 處理器數(shù)據(jù)總線TX/RX-ATX/RX-B
3、 地址總線 A15-A0 處理器地址總線通道 BTRANSPARENT/BUFFERED、MEM/REG、RD/WR、TRIGGER-SEL/MEMENA-IN、TX/RX-B SELECT、STRBD、MSB/LSB/DTGRTIOEN、MEMENA-OUT、READYD
4、 處理器RT 地址 RTAD4-RTAD0,RTADP ADDR-LAT/MEMOE、ZERO-WAIT/MEMWR、 描述 描述DDC 公司 的 BU-65170、61580 及 BU-61585(PCI)總線控制器/遠程終端/監(jiān)控器終端(BC/RT/MT)高級通信引擎(ACE)終端兼容主處理器與 MIL-STD-1553A、B 或 STANAG
5、 3838 總線之間全部的集成接口。ACE 系列終端為 1.9 平方英寸、70 個引腳、low-profile、cofired 的多片模式(MCM)陶瓷封裝片形式,能夠很好地適用于具有很高要求的場合。BU-61585 ACE 集成了兩個收發(fā)器、協(xié)議、存儲器管理、處理器接口邏輯以及一個總計 12KW 的 RAM,有雙列直插及扁平封裝兩種封裝形式可供選擇。BU-61585 需+5V 以及或-15V、或-12V 電壓供電。BU-61585
6、 內部 RAM 可被配置成 12K×16 或 8K×17 的形式,在所有訪問過程中,通過利用 RAM 奇偶產生/校驗,8K×17 形式提供了對RAM 完整檢測的能力。為減小印制板的空間及粘合邏輯,在和主處理器及內/外部 RAM 接口時,ACE 具有基本的靈活性。ACE 終端的高級功能結構提供了和 DDC 的高級集成多路傳輸(AIM)系列混合器相兼容的軟件,同時體現(xiàn)了結構性增強的多樣性。它允許靈活的操作,同時
7、不裝載(off-loading)主處理器、保證數(shù)據(jù)抽樣的一致性,并支持海量數(shù)據(jù)的傳送。ACE 混合器可工作在 12 或 16MHz 下,對可編程的 RT 地址(硬連線是標準的)以及外部發(fā)送器禁止輸入來說,允許有“有線連接”選項。收發(fā)器 A收發(fā)器 B雙編碼器/解碼器,多協(xié)議及存儲器管理3■ 所有其它輸入IIL(VCC=5.5V,VIN=0.4V)■ SSFLAG/EXT-TRIG■ 所有其它輸入VOH(VCC=4.5V,VIH=2.7V、
8、VIL=0.2V、IOH=最大)VOL(VCC=4.5V,VIH=2.7V、VIL=0.2V、IOL=最大)IOL■ DB15-DB0、A15-A0、MEMOE/ADDR-LAT、MEMWR/ZERO-WAIT、DTREQ/16/8、DTACK/POLARITY-SEL■ INCMD、INT、MEMENA-OUT、READYD、IOEN、TXA、TXA、TXB、TXB、TX-INH-OUT-A、TX-INH-OUT-B-346-794-
9、3972.46.43.2-42-100-500.4uAuAuAVVmAmA表 1 “ACE ACE”系列詳細說明(續(xù) ”系列詳細說明(續(xù) 1)參數(shù) 參數(shù) 最小 最小 典型 典型 最大 最大 單位 單位邏輯(續(xù)) 邏輯(續(xù))IOH■ DB15-DB0、A15-A0、MEMOE/ADDR-LAT、MEMWR/ZERO-WAIT、DTREQ/16/8、DTACK/POLARITY-SEL■ INCMD、INT、MEMENA-OUT、READ
10、YD、IOEN、TXA、TXA、TXB、TXB、TX-INH-OUT-A、TX-INH-OUT-BCI(輸入電容)CIO(雙向信號輸入電容)6.43.25050mAmApFpF電源要求 電源要求差分輸入電阻■ BU-65170/61580/61585×1· +5V(邏輯)· +5V(通道 A、通道 B)· -15V(通道 A、通道 B)■ BU-65170/61580/61585×2
11、183; +5V(邏輯)· +5V(通道 A、通道 B)· -12V(通道 A、通道 B)■ BU-65170/61580/61585×3、BU-65170/61580/61585×6· +5V(邏輯)· +5V(通道 A、通道 B)漏電流■ BU-65170/61580×1· +5V(邏輯、通道 A、通道 B)· -15V(通道 A、通道 B)&
12、#183; 空閑· 25%發(fā)送器工作周期· 50%發(fā)送器工作周期· 100%發(fā)送器工作周期■ BU-65170/61580×2· +5V(邏輯、通道 A、通道 B)4.54.5-15.754.54.5-12.64.54.755.05.0-15.05.05.0-12.05.05.0953068105180955.55.5-14.255.55.5-11.45.55.2519060108160
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- op-07芯片中文資料
- 0592、avr常用單片機芯片中文資料
- 0592、avr常用單片機芯片中文資料
- HDTV調諧芯片中CMOS VGA設計.pdf
- 標記算法芯片中的DFT設計.pdf
- BOOST芯片中關鍵電路的設計.pdf
- 基帶芯片中CPU的低功耗設計.pdf
- 中文芯片資料.rar
- 中文芯片資料.rar
- GPON芯片中AES算法的邏輯實現(xiàn)及GPON芯片的驗證.pdf
- pythonimaginglibrary中文手冊pil中文手冊python圖像處理
- 系統(tǒng)芯片中的基片電磁耦合及其抑制.pdf
- 電能計量芯片中的ΣΔADC研究與設計.pdf
- 磁卡解碼芯片中基準電路的設計研究.pdf
- 胃癌組織芯片中Argonaute家族蛋白表達研究.pdf
- opencv中文手冊
- winpcap中文手冊
- 射頻芯片中模擬基帶電路的研究.pdf
- 基于SpecmanElite的HOXC芯片中TXP模塊驗證.pdf
- 視頻格式轉換芯片中相關算法研究.pdf
評論
0/150
提交評論