版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本論文結(jié)合教育部博士點(diǎn)基金、教育部科學(xué)技術(shù)研究重點(diǎn)項(xiàng)目,任務(wù)對(duì)于系統(tǒng)芯片(SOC)中存在的基片電磁耦合問題及其對(duì)系統(tǒng)工作性能的影響作了比較全面的分析;介紹了目前存在的抑制基片電磁耦合的方法,通過抑制基片電磁耦合從而實(shí)現(xiàn)在系統(tǒng)芯片中抑制信號(hào)串?dāng)_的目的。 緒論部分介紹了系統(tǒng)芯片的產(chǎn)生背景、具有的優(yōu)點(diǎn)、以及其目前在電磁兼容方面存在的問題,本課題國內(nèi)外研究概況以及課題所做主要工作。接著,根據(jù)本課題的特點(diǎn),介紹了在本課題研究過程中所要涉及
2、到的一些基本概念,這是文章第二部分的內(nèi)容。 在第三部分中,介紹了系統(tǒng)芯片中基片電磁耦合存在的幾種通道模型,并且對(duì)各自存在的原理和特點(diǎn)做了分析,對(duì)目前存在的抑制基片電磁耦合措施作了理論上的分析,并且比較詳細(xì)地介紹了所采取的一些具體措施。 第四部分是主要介紹了本文在課題研究階段所做的工作,本文的主要的工作包括兩個(gè)方面:第一,在具體分析了系統(tǒng)芯片的電磁耦合特點(diǎn)以及目前存在的屏蔽措施的基礎(chǔ)上,文中提出并設(shè)計(jì)了一種新型互連傳輸線(
3、PS-FGCPW),理論研究表明這種新型傳輸線具有良好的傳輸性能以及電磁屏蔽效果;第二,在第一階段工作的基礎(chǔ)上,本文發(fā)展了前面的工作,針對(duì)所提出的新型互連傳輸線的結(jié)構(gòu)特點(diǎn),提出一種新型的低通濾波器,并且對(duì)其進(jìn)行了分析,理論研究表明這種新型結(jié)構(gòu)的濾波器結(jié)合了PS-FGCPW傳輸線和正弦阻抗加載濾波器兩者的優(yōu)點(diǎn),此外該濾波器還具有良好的慢波特性,這對(duì)于高性能慢波器件的設(shè)計(jì)具有較高的價(jià)值。 在介紹了前面各部分的基礎(chǔ)上,本論文在第五部分
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 硅基片上螺旋電感建模及其在射頻芯片中的應(yīng)用.pdf
- 生物芯片中塑料微結(jié)構(gòu)基片的制備研究.pdf
- 硅基片上螺旋電感特性研究及其在射頻芯片中的應(yīng)用.pdf
- 電磁脈沖孔耦合及其電磁拓?fù)淠P?pdf
- ADC在系統(tǒng)芯片中的應(yīng)用研究.pdf
- 傳輸線耦合雷電電磁波特性及其抑制方法研究.pdf
- 系統(tǒng)芯片中的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- MEMS薄膜基片中的工藝殘余應(yīng)力實(shí)驗(yàn)分析.pdf
- 面向手持終端的系統(tǒng)芯片中ADC IP核的設(shè)計(jì).pdf
- 三維堆疊封裝芯片中的電感耦合互聯(lián)干擾及應(yīng)對(duì)機(jī)制研究
- 三維堆疊封裝芯片中的電感耦合互聯(lián)干擾及應(yīng)對(duì)機(jī)制研究.pdf
- 標(biāo)記算法芯片中的DFT設(shè)計(jì).pdf
- BOOST芯片中關(guān)鍵電路的設(shè)計(jì).pdf
- 系統(tǒng)芯片中的存儲(chǔ)器接口電路設(shè)計(jì).pdf
- 視頻格式轉(zhuǎn)換芯片中OSD系統(tǒng)的研究與設(shè)計(jì).pdf
- 面向手持終端的系統(tǒng)芯片中PLL IP核的設(shè)計(jì).pdf
- 基帶芯片中CPU的低功耗設(shè)計(jì).pdf
- 系統(tǒng)芯片中片上總線結(jié)構(gòu)的性能評(píng)價(jià)研究.pdf
- 手機(jī)基帶芯片中系統(tǒng)功耗控制模塊的設(shè)計(jì)與驗(yàn)證.pdf
- GPON芯片中AES算法的邏輯實(shí)現(xiàn)及GPON芯片的驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論