基于端到端的PXIe數(shù)據(jù)采集及存儲系統(tǒng)研制.pdf_第1頁
已閱讀1頁,還剩88頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著計算技術(shù)日新月異的發(fā)展,包括微處理器速度的提高和固態(tài)記錄器容量的增加,極快地引發(fā)了數(shù)據(jù)的大爆炸。尤其是測試測量領(lǐng)域?qū)τ跀?shù)據(jù)采集及存儲系統(tǒng)的采樣率、存儲密度以及分辨率等提出了更高的要求。PXI Express總線作為PCI Express總線在儀器領(lǐng)域的擴展,能夠加快數(shù)據(jù)流盤的數(shù)據(jù)存取速率,尤其是采用端到端的數(shù)據(jù)傳輸方式,更有效地提高了數(shù)據(jù)傳輸效率。鑒于此,本文研制了基于端到端技術(shù)的PXI Epxress高速數(shù)據(jù)采集及存儲系統(tǒng)。

2、>  本文首先根據(jù)系統(tǒng)的功能和技術(shù)指標(biāo)要求,制定了系統(tǒng)的總體設(shè)計方案。硬件設(shè)計中,采用 ADC08D1520作為核心芯片,實現(xiàn)雙通道/單通道采樣;采用 LMX2541SQ3030E提供高質(zhì)量、低抖動的采樣時鐘;采用前端調(diào)理電路,使輸入信號滿足ADC的輸入要求;采用DDR2 SDRAM內(nèi)存條作為高速緩存;采用帶有PCI Express Endpoint Block硬核的FPGA實現(xiàn)PXI Express接口。選用帶有16片NandFlas

3、h的PXI Express固態(tài)記錄器作為存儲系統(tǒng)。邏輯設(shè)計中,采用Xilinx SelectIO技術(shù)實現(xiàn)對ADC高速差分?jǐn)?shù)據(jù)的接收;采用MIG IP核實現(xiàn)對DDR2 SDRAM的控制;采用PCI Express Endpoint Block硬核實現(xiàn)PCI Express協(xié)議,并在該基礎(chǔ)上設(shè)計了DMA引擎和端到端傳輸引擎。軟件設(shè)計中,采用LabWindows/CVI與NI-VISA設(shè)計了應(yīng)用程序與PXI Express接口驅(qū)動程序。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論