版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在無(wú)線通信設(shè)備中,發(fā)射機(jī)負(fù)責(zé)終端設(shè)備和主機(jī)之間的數(shù)據(jù)發(fā)送,是系統(tǒng)中不可或缺的一部分。隨著無(wú)線通信技術(shù)的發(fā)展,對(duì)發(fā)射機(jī)的要求越來(lái)越趨向于高性能、低功耗和低成本?;阪i相環(huán)的直接調(diào)制發(fā)射機(jī)能夠符合以上要求,因此被廣泛應(yīng)用于無(wú)線通信設(shè)備中。
本論文基于低功耗低成本的實(shí)際需求,完成了基于鎖相環(huán)的FSK/GFSK發(fā)射機(jī)的設(shè)計(jì)與實(shí)現(xiàn)。論文首先介紹了基于鎖相環(huán)的發(fā)射機(jī)的應(yīng)用背景與研究現(xiàn)狀,總結(jié)了基于鎖相環(huán)發(fā)射機(jī)的實(shí)現(xiàn)方法,并在此基礎(chǔ)之上實(shí)現(xiàn)
2、了發(fā)射機(jī)架構(gòu)的設(shè)計(jì)。發(fā)射機(jī)結(jié)構(gòu)由鎖相環(huán)、電壓存儲(chǔ)模塊和開(kāi)環(huán)調(diào)制器三部分構(gòu)成,其中,鎖相環(huán)負(fù)責(zé)載波的生成和校準(zhǔn),電壓存儲(chǔ)模塊負(fù)責(zé)鎖相環(huán)頻率校準(zhǔn)后VCO控制電壓的采集存儲(chǔ),開(kāi)環(huán)調(diào)制器負(fù)責(zé)實(shí)現(xiàn)信號(hào)的調(diào)制。由于傳統(tǒng)的電壓存儲(chǔ)結(jié)構(gòu)在開(kāi)環(huán)調(diào)制過(guò)程中存在電壓泄露,會(huì)造成發(fā)射機(jī)載波漂移,因此本論文針對(duì)上述問(wèn)題對(duì)其改進(jìn),設(shè)計(jì)了一種基于低成本ADC的電壓采集存儲(chǔ)結(jié)構(gòu),并用MATLAB仿真驗(yàn)證了該結(jié)構(gòu)對(duì)降低載波頻率偏移的可行性。最后論文對(duì)發(fā)射機(jī)系統(tǒng)進(jìn)行了綜合
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 碼率可調(diào)的FSK-GFSK數(shù)字電路設(shè)計(jì).pdf
- 鎖相環(huán)pll的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的數(shù)字鎖相環(huán)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于FSK直接調(diào)制的小數(shù)鎖相環(huán)的設(shè)計(jì).pdf
- 基于鎖相環(huán)的fm發(fā)射機(jī)設(shè)計(jì)(高頻電子線路課程設(shè)計(jì))(附程序)
- 自偏置鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于取樣鎖相與數(shù)字鎖相技術(shù)鎖相環(huán)的研究與實(shí)現(xiàn).pdf
- 學(xué)士學(xué)位論文基于鎖相環(huán)的fsk數(shù)據(jù)收發(fā)傳輸系統(tǒng)實(shí)現(xiàn)研究
- 全數(shù)字鎖相環(huán)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的新型全數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- DRM發(fā)射機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 軟件鎖相環(huán)研究與接收機(jī)的設(shè)計(jì).pdf
- 鎖相環(huán)頻率合成器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多相位抗輻照鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的OFDM基帶發(fā)射機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 鎖相環(huán)的綜合設(shè)計(jì).pdf
- 基于亞微米工藝的集成鎖相環(huán)的研究、設(shè)計(jì)與實(shí)現(xiàn).pdf
- S波段鎖相調(diào)頻發(fā)射機(jī)的研究及實(shí)現(xiàn).pdf
- 基于CMOS的線性鎖相環(huán)研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論