版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、鎖相環(huán)是把輸出信號與輸入信號進(jìn)行比較的反饋系統(tǒng),即它是一種輸出信號與輸入?yún)⒖夹盘柕脑陬l率和相位上相等的電路,也是混合電路中非常重要的模塊。由于其具有捕獲、跟蹤和濾波的作用,因此被廣泛使用于無線通信等領(lǐng)域。隨著IC設(shè)計(jì)水平的成熟,設(shè)計(jì)的方向趨向于SOC,現(xiàn)代VLSI設(shè)計(jì)中鎖相環(huán)成為重要的不可或缺的部分,所以對鎖相環(huán)的研究具有重要意義。
本課題仿真軟件為cadence,采用0.5μm CMOS工藝,設(shè)計(jì)了一種電荷泵鎖相環(huán)電路,包括
2、鑒頻鑒相器、電荷泵、濾波器、壓控振蕩器、分頻器幾個(gè)模塊。其中鑒頻鑒相器由數(shù)字電路實(shí)現(xiàn),實(shí)現(xiàn)了信號間相位差頻率差的檢測;電荷泵采用開關(guān)直接控制電流源的對稱式結(jié)構(gòu),充電、放電波形良好;壓控振蕩器的控制電路為電壓轉(zhuǎn)化為電流控制結(jié)構(gòu),振蕩單元為Telescopic OTA結(jié)構(gòu),起振時(shí)間為6ns,輸出振幅可達(dá)電源電壓到地,其振蕩頻率范圍約為925MHz~938MHz;分頻器采用3級TSPC結(jié)構(gòu)的D觸發(fā)器級聯(lián)。對系統(tǒng)調(diào)試與仿真,控制電壓穩(wěn)定不變的時(shí)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS集成鎖相環(huán)設(shè)計(jì).pdf
- CMOS快速鎖定鎖相環(huán)的研究與設(shè)計(jì).pdf
- CMOS工藝下鎖相環(huán)的研究與設(shè)計(jì).pdf
- 基于CMOS的線性鎖相環(huán)研究與設(shè)計(jì).pdf
- CMOS電荷泵鎖相環(huán)的設(shè)計(jì)與研究.pdf
- CMOS高速低抖動鎖相環(huán)的研究設(shè)計(jì).pdf
- CMOS高速可調(diào)頻鎖相環(huán)設(shè)計(jì).pdf
- 2.5ghz高速cmos鎖相環(huán)研究與設(shè)計(jì)
- 高速CMOS電荷泵鎖相環(huán)設(shè)計(jì).pdf
- CMOS數(shù)模混合鎖相環(huán)設(shè)計(jì)及應(yīng)用.pdf
- CMOS集成電荷泵鎖相環(huán)的設(shè)計(jì)與研究.pdf
- 射頻CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)CMOS電路的設(shè)計(jì).pdf
- CMOS鎖相環(huán)時(shí)鐘發(fā)生器的設(shè)計(jì)與研究.pdf
- CMOS快速鎖定電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
- 快鎖低抖CMOS鎖相環(huán)的設(shè)計(jì).pdf
- 基于CMOS工藝的低噪聲鎖相環(huán)的研究與設(shè)計(jì).pdf
- 低抖動CMOS電荷泵鎖相環(huán)研究與設(shè)計(jì).pdf
- CMOS電荷泵鎖相環(huán)設(shè)計(jì)技術(shù)研究.pdf
- 高速低抖動CMOS鎖相環(huán)電路設(shè)計(jì).pdf
評論
0/150
提交評論