基于FPGA并行架構(gòu)的高速大容量數(shù)據(jù)記錄儀.pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、進入21世紀(jì)以來,精確制導(dǎo)炮彈的研發(fā)受到了各軍事大國的重視。黑匣子數(shù)據(jù)記錄儀在炮彈的飛行過程中采集并存儲其各項飛行參數(shù)。科學(xué)家們回收實驗彈中的黑匣子數(shù)據(jù)并以此作為后續(xù)研發(fā)的可靠數(shù)據(jù)信息。而傳統(tǒng)黑匣子的采集速率、存儲容量和存儲速度已經(jīng)無法滿足更高的技術(shù)要求,因此本文針對一種基于FPGA并行架構(gòu)的高速大容量數(shù)據(jù)記錄儀進行了相關(guān)研究。
  文章首先分析了整個系統(tǒng)的功能需求和設(shè)計指標(biāo),并根據(jù)需求分析和技術(shù)指標(biāo)的要求提出了DSP+FPGA+

2、FLASH的總體硬件架構(gòu),確定了采用FPGA對多通道數(shù)據(jù)輸入接口進行數(shù)據(jù)采集以及對多通道FLASH進行并行存儲的設(shè)計方案。接著針對性地闡述了FPGA的總體架構(gòu)設(shè)計,根據(jù)不同的功能將FPGA內(nèi)部劃分為時鐘模塊、數(shù)據(jù)輸入接口模塊、FLASH存儲模塊、總線控制模塊和地址分配模塊,并對各個模塊的組成及其功能做出了詳細的說明。在對FPGA的總體架構(gòu)設(shè)計完畢后,文章對劃分出的功能模塊逐個給出了具體的實現(xiàn)方法和模塊的功能仿真波形。然后,文章對彈載黑匣

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論