版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、ADC(Analog-to-Digital Converter)作為外部模擬世界與電子系統(tǒng)的接口,其集成度與復(fù)雜度正隨著系統(tǒng)對精度和速度要求的不斷提高而提高。面臨工藝尺寸不斷縮小以及電源電壓不斷降低的形式,如何在保證ADC性能的同時降低其功耗,減小各種非理想因素對數(shù)據(jù)轉(zhuǎn)換所造成的不良影響就成為ADC設(shè)計(jì)的主要課題之一。流水線型ADC是當(dāng)前高速、高位ADC的主流結(jié)構(gòu),在其系統(tǒng)級設(shè)計(jì)階段就將功耗規(guī)劃以及非理想效應(yīng)的規(guī)避等問題納入考慮范疇是整
2、個系統(tǒng)設(shè)計(jì)的關(guān)鍵一環(huán)?;诖耍疚闹攸c(diǎn)考察高速、高位流水線ADC中的各種非理想因素,分析、量化其對ADC性能造成的影響,并給出相應(yīng)的改進(jìn)方法;以功耗和系統(tǒng)信噪比作為重要考察參數(shù),通過分析比較選定14位高性能流水線ADC的系統(tǒng)架構(gòu)。
文中首先分析了SHA(Sample and Hold Amplifier)和MDAC(MultiplierDAC)中對后續(xù)電路設(shè)計(jì)有重要影響的系統(tǒng)層面的因素,完成對整個ADC的設(shè)計(jì)指標(biāo)分解。根據(jù)
3、SHA采樣階段的開關(guān)電容電路特性、保持階段的運(yùn)算放大器的建立特性等得出SHA的主要參考設(shè)計(jì)指標(biāo);考察MDAC的建立特性,包括穩(wěn)態(tài)建立誤差和動態(tài)建立時間兩個方面,得出MDAC中運(yùn)放的指標(biāo)要求。其次,以功耗和噪聲容限為主要著眼點(diǎn)尋求流水線ADC架構(gòu)的優(yōu)化。給出確定流水線ADC的流水級數(shù)、單級精度以及首級精度的原則,并據(jù)此在多種組合中選定優(yōu)化的ADC架構(gòu);在滿足一定的噪聲容限的條件下,設(shè)定每個流水級中采樣電容的值,使得滿足MDAC中運(yùn)放的負(fù)載
4、電容和功耗要求。最后,給出了14bit、100MSample/s流水線ADC的架構(gòu)優(yōu)化實(shí)例。
本文的工作主要基于數(shù)學(xué)模型描述以及MATLAB工具實(shí)現(xiàn)。在非理想效應(yīng)的分析中用到了Simulink工具,用以驗(yàn)證模型,分析各種效應(yīng)對輸出信號頻譜的影響并判斷其對性能衰減的幅度;在架構(gòu)的優(yōu)化選擇中,對各種待選組合所對應(yīng)的公式描述使用MATLAB語言進(jìn)行建模。對上述模型進(jìn)行仿真驗(yàn)證,得到的一些主要結(jié)論如下:流水級數(shù)越多,功耗相對減?。?/p>
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 16位流水線ADC的架構(gòu)設(shè)計(jì)與系統(tǒng)建模.pdf
- 流水線ADC的行為級建模與仿真.pdf
- CMOS流水線型ADC研究與設(shè)計(jì).pdf
- 流水線ADC的行為級設(shè)計(jì).pdf
- 基于流水線ADC的MDAC研究與設(shè)計(jì).pdf
- 高速低電壓流水線ADC設(shè)計(jì).pdf
- 數(shù)字自校準(zhǔn)流水線ADC設(shè)計(jì).pdf
- 電流模式流水線ADC的研究設(shè)計(jì).pdf
- 高速高精度流水線ADC設(shè)計(jì)與研究.pdf
- 數(shù)字輔助流水線ADC關(guān)鍵單元設(shè)計(jì).pdf
- 高速流水線ADC的MDAC電路設(shè)計(jì).pdf
- 超低功耗流水線式ADC的研究與設(shè)計(jì).pdf
- 基于CMOS 12位流水線ADC的設(shè)計(jì).pdf
- 基于流水線ADC采樣保持電路的設(shè)計(jì).pdf
- 多通道時間交織流水線ADC的研究與設(shè)計(jì).pdf
- 10位高速CMOS流水線型ADC設(shè)計(jì).pdf
- 流水線ADC系統(tǒng)級功耗優(yōu)化方法的研究與實(shí)現(xiàn).pdf
- 流水線型ADC中采樣保持電路研究與設(shè)計(jì).pdf
- 12位高速流水線ADC的研究和設(shè)計(jì).pdf
- 10位50MHz流水線ADC的設(shè)計(jì).pdf
評論
0/150
提交評論