基于DSP和FPGA的圖像處理系統(tǒng)研究與設(shè)計.pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著現(xiàn)代電子技術(shù)、計算機(jī)技術(shù)的快速發(fā)展,以及對圖像質(zhì)量的要求越來越高,圖像處理技術(shù)開始引起了人們的廣泛關(guān)注。以DSP為核心的圖像處理系統(tǒng)處理速度快,能夠滿足復(fù)雜性相對較高的算法處理要求。結(jié)合FPGA并行處理功能以及現(xiàn)場可編程性能的靈活程度高,本文利用DSP與FPGA各自特點(diǎn)設(shè)計了一個圖像處理系統(tǒng),使DSP與FPGA能夠運(yùn)用各自的優(yōu)點(diǎn),協(xié)同工作。
  首先對圖像處理系統(tǒng)總體方案進(jìn)行設(shè)計,對FPGA芯片及 DSP芯片進(jìn)行選型設(shè)計,F(xiàn)P

2、GA控制芯片作為DSP控制芯片的協(xié)處理器來使用,主要用來實現(xiàn)圖像采集、顯示以及傳輸?shù)裙δ埽孌SP能夠?qū)R坏赜糜谒惴ǖ靥幚?;DSP作為系統(tǒng)的核心,主要用來實現(xiàn)圖像的復(fù)雜算法處理功能;根據(jù)FPGA以及DSP自身特點(diǎn)及各自功能,圖像處理系統(tǒng)主要包括采集、數(shù)據(jù)幀存、實時顯示、高速緩沖、壓縮以及存儲等6個部分。其次,對圖像處理系統(tǒng)的進(jìn)行硬件設(shè)計,進(jìn)行數(shù)字圖像處理模塊的設(shè)計,包含EMIFA接口拓展和EMIFB接口拓展電路的設(shè)計;進(jìn)行電源模塊的設(shè)計

3、;進(jìn)行C5502和EP4SGX230KF40的時鐘電路設(shè)計;進(jìn)行驅(qū)動電路的設(shè)計,包括:VAG驅(qū)動電路設(shè)計、SDRAM驅(qū)動電路設(shè)計、以及OV7725驅(qū)動電路設(shè)計。對JTAG仿真接口電路,復(fù)位電路和系統(tǒng)上電順序,以及FPGA配置進(jìn)行設(shè)計。最后,對系統(tǒng)軟件進(jìn)行設(shè)計,完成FPGA配置程序的設(shè)計,F(xiàn)PGA配置程序主要包括配置CCD圖像數(shù)據(jù)存儲的程序、配置DSP啟動的程序以及配置DSP與FPGA通信的程序。
  在圖像處理系統(tǒng)硬件與軟件設(shè)計的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論