版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、數(shù)碼印花較傳統(tǒng)網(wǎng)式印花具有低成本、低污染、交貨周期短等優(yōu)勢,但目前主流的數(shù)碼印花機(jī)使用PC機(jī)進(jìn)行圖像數(shù)據(jù)解碼、轉(zhuǎn)置以及傳輸控制,噴印速度遠(yuǎn)不及傳統(tǒng)網(wǎng)式印花,導(dǎo)致數(shù)碼印花機(jī)在工業(yè)生產(chǎn)中的普及度很低。要發(fā)揮數(shù)碼印花的優(yōu)勢,解決噴印速度瓶頸成為了首要問題。
為此,本文研究開發(fā)了以Tilera GX8016嵌入式多核處理器為核心的高速數(shù)碼印花機(jī)數(shù)據(jù)傳輸處理系統(tǒng)。系統(tǒng)通過兩路千兆以太網(wǎng)接收圖像數(shù)據(jù),使用多核多進(jìn)程技術(shù)將數(shù)據(jù)解壓縮與圖像轉(zhuǎn)
2、置工作均分到多個處理器核心并行處理,配備大容量DDR3 SDRAM以存儲圖像數(shù)據(jù)和嵌入式Linux系統(tǒng)文件,擴(kuò)展USB、I2C、RS485、 RS232等接口實(shí)現(xiàn)交互與控制。處理器以共享內(nèi)存的通訊機(jī)制實(shí)現(xiàn)不同核之間的數(shù)據(jù)共享與同步,大大提高了系統(tǒng)的工作效率。經(jīng)解壓與轉(zhuǎn)置的數(shù)據(jù)通過高速PCI-E接口傳送至ArriaⅡ系列FPGA完成圖像數(shù)據(jù)色度重組與格式轉(zhuǎn)換,并最終實(shí)現(xiàn)噴印輸出。
測試結(jié)果表明,系統(tǒng)的圖像轉(zhuǎn)置帶寬可達(dá)300MB/
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速數(shù)碼印花機(jī)數(shù)據(jù)處理系統(tǒng)硬件設(shè)計(jì).pdf
- 基于NXP處理器的高速數(shù)碼印花數(shù)據(jù)處理系統(tǒng)硬件設(shè)計(jì).pdf
- 基于ARM處理器的無線數(shù)據(jù)傳輸技術(shù).pdf
- 基于網(wǎng)格技術(shù)的數(shù)據(jù)傳輸處理系統(tǒng).pdf
- 切削力測量數(shù)據(jù)傳輸處理系統(tǒng)設(shè)計(jì).pdf
- 高速數(shù)碼印花機(jī)數(shù)據(jù)處理與噴印控制系統(tǒng)FPGA設(shè)計(jì).pdf
- 漏瓶檢測機(jī)數(shù)據(jù)傳輸與處理系統(tǒng)研究.pdf
- 車載視頻處理系統(tǒng)的數(shù)據(jù)傳輸網(wǎng)絡(luò)設(shè)計(jì).pdf
- 基于ARM9處理器的數(shù)據(jù)傳輸終端的設(shè)計(jì).pdf
- 海洋遠(yuǎn)程浮標(biāo)數(shù)據(jù)傳輸與處理系統(tǒng)研制.pdf
- 基于通用處理平臺的高速數(shù)據(jù)傳輸技術(shù).pdf
- IGBT功率模塊監(jiān)測系統(tǒng)的數(shù)據(jù)傳輸及處理系統(tǒng)的設(shè)計(jì).pdf
- 基于OR1200微處理器的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)據(jù)傳輸系統(tǒng)基帶處理單元的設(shè)計(jì).pdf
- 基于RapidIO的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- 基于多核ARM處理器的紙幣圖像處理系統(tǒng)優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可重構(gòu)處理器中基于動態(tài)調(diào)度的數(shù)據(jù)傳輸隱藏的設(shè)計(jì)與評估.pdf
- 基于多核處理器的雷達(dá)信號實(shí)時(shí)處理系統(tǒng)研究.pdf
- 基于FPGA的高速異步數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- 高速數(shù)據(jù)傳輸系統(tǒng)信號產(chǎn)生與處理技術(shù)研究.pdf
評論
0/150
提交評論