版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、機(jī)載雷達(dá)信號(hào)處理發(fā)展迅速。因?yàn)槠涮厥獾氖褂铆h(huán)境,對(duì)重量、功耗、體積等都有較高的要求。本文以機(jī)載雷達(dá)的科研項(xiàng)目為背景,主要研究基于高性能DSP-TMS320C6678的算法實(shí)現(xiàn)系統(tǒng)解決方案,并最終在無人機(jī)載雷達(dá)上完成了多普勒波束銳化和單脈沖前視成像的功能。
通過對(duì)SRIO和PCIE高速串口協(xié)議的分析、驅(qū)動(dòng)程序的研究以及TMS320C6678總線特性和各存儲(chǔ)模塊之間的連接方式的研究,解決了芯片級(jí)數(shù)據(jù)傳輸不穩(wěn)定的問題,為系統(tǒng)的可靠實(shí)
2、現(xiàn)打下基礎(chǔ);通過對(duì)增強(qiáng)型直接存儲(chǔ)器存取的傳輸配置、各種模式、單核傳輸性能、多核傳輸性能的測(cè)試與比較研究,解決了算法運(yùn)行時(shí)數(shù)據(jù)傳輸?shù)膯栴}。在此基礎(chǔ)上,對(duì)功能實(shí)現(xiàn)所需的其他TMS320C6678模塊進(jìn)行了詳細(xì)研究,具體包括:外部中斷通過CPINTC和INTC的映射機(jī)制研究與實(shí)例測(cè)試;硬件信號(hào)量的使用特性與實(shí)例測(cè)試;核間通信寄存器組研究與實(shí)例分析;相比單核數(shù)字信號(hào)處理器,而引入的共享內(nèi)存的使用研究,緩存一致性問題分析。最終通過多核編程和多核同
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- MIMO雷達(dá)波形設(shè)計(jì)與實(shí)時(shí)處理系統(tǒng)研究.pdf
- 多核處理器在機(jī)載雷達(dá)實(shí)時(shí)信號(hào)處理的工程應(yīng)用.pdf
- 基于FPGA的光電紙幣圖像實(shí)時(shí)處理系統(tǒng)研究.pdf
- 合成孔徑雷達(dá)成像實(shí)時(shí)處理系統(tǒng)研究.pdf
- 光電紙幣圖像實(shí)時(shí)處理系統(tǒng)研究.pdf
- 復(fù)雜陣列信號(hào)實(shí)時(shí)處理系統(tǒng)架構(gòu)研究.pdf
- 基于多核處理器的機(jī)載PD雷達(dá)信號(hào)處理算法設(shè)計(jì).pdf
- 腦神經(jīng)信號(hào)實(shí)時(shí)處理系統(tǒng)平臺(tái)軟件研發(fā).pdf
- 基于TigerSHARC的實(shí)時(shí)并行信號(hào)處理系統(tǒng)研究.pdf
- 基于FPGA+多核DSP的SAR-InSAR實(shí)時(shí)信號(hào)處理系統(tǒng)研究.pdf
- 飛行目標(biāo)速度測(cè)量雷達(dá)信號(hào)采集與實(shí)時(shí)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 39636.gps信號(hào)實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 基于多核DSP的實(shí)時(shí)雷達(dá)信號(hào)處理平臺(tái)設(shè)計(jì).pdf
- 基于VPX總線的腦神經(jīng)信號(hào)實(shí)時(shí)處理系統(tǒng)硬件設(shè)計(jì).pdf
- 基于多核處理器的實(shí)時(shí)操作系統(tǒng)的擴(kuò)展.pdf
- 機(jī)載雜波抑制實(shí)時(shí)處理器的研制.pdf
- 基于多核ARM處理器的紙幣圖像處理系統(tǒng)優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 紅外圖像實(shí)時(shí)處理系統(tǒng)設(shè)計(jì).pdf
- 基于數(shù)字信號(hào)處理器的電能質(zhì)量實(shí)時(shí)監(jiān)測(cè)系統(tǒng)研究.pdf
- 視頻運(yùn)動(dòng)目標(biāo)檢測(cè)及其實(shí)時(shí)處理系統(tǒng)研究.pdf
評(píng)論
0/150
提交評(píng)論