基于ARMv4架構(gòu)的嵌入式微處理器設(shè)計.pdf_第1頁
已閱讀1頁,還剩78頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、暨南大學(xué)暨南大學(xué)碩士學(xué)位論文士學(xué)位論文題名(中英對照):基于基于ARMv4架構(gòu)架構(gòu)的嵌入式嵌入式微處理器微處理器設(shè)計設(shè)計DesignofEmbeddedMicroprocessBasedonARMv4Architecture作者姓名:王耿王耿指導(dǎo)教師姓名石敏石敏及學(xué)位、職稱:博士、博士、副教授教授學(xué)科、專業(yè)名稱:工學(xué)、工學(xué)、信號與信息處理信號與信息處理學(xué)位類型:學(xué)術(shù)學(xué)位學(xué)術(shù)學(xué)位論文提交日期:2016年5月論文答辯日期:2016年5月答辯

2、委員會主席:傅予力傅予力論文評閱人:盲審盲審學(xué)位授予單位和日期:暨南大學(xué)暨南大學(xué)2016年6月I摘要摘要隨著IC技術(shù)的發(fā)展,芯片集成的功能越來越多,而SoC芯片的核心部件是嵌入式微處理器,其性能的好壞直接影響到整個嵌入式系統(tǒng)。ARM架構(gòu)的微處理器性能優(yōu)越,在市場上占據(jù)主導(dǎo)地位,但是基于ARM架構(gòu)的微處理器IP核異常昂貴,不利于國產(chǎn)芯片的普及推廣。因此,研究兼容ARM指令集嵌入式微處理器的設(shè)計,對于中國芯片產(chǎn)業(yè)的發(fā)展具有重要意義。本文旨在

3、設(shè)計一款基于ARMv4架構(gòu)的嵌入式微處理器。ARMv4是ARM公司出貨量最多的微處理器系列所采用的指令集之一,以低功耗和高性能著稱,并且采用該架構(gòu)能夠兼容現(xiàn)有的編譯器,便于設(shè)計后期的調(diào)試工作。論文首先深入研究了ARMv4體系架構(gòu),對指令集編碼進(jìn)行歸類分析,然后設(shè)計出微處理器內(nèi)核的整體結(jié)構(gòu)。在原始三級流水線的基礎(chǔ)上增加寄存器回寫階段,構(gòu)成四級流水線模式,簡化指令執(zhí)行階段的操作,提高指令的執(zhí)行效率。內(nèi)核的乘法運算模塊采用單周期乘法器,該乘法

4、器采用改進(jìn)的Booth編碼和Wallace樹型結(jié)構(gòu),能夠?qū)崿F(xiàn)高速乘法運算。在研究現(xiàn)有的AMBA總線的基礎(chǔ)上,設(shè)計兼容最新AXI4總線接口的外圍設(shè)備,加上總線接口控制模塊后的外圍設(shè)備接口,能夠適用于更廣泛的應(yīng)用場合。本文采用Verilog硬件描述語言完成整個系統(tǒng)的前端設(shè)計,使用仿真工具M(jìn)odelsim對內(nèi)核的執(zhí)行指令功能,以及外圍設(shè)備與總線之間的通信功能進(jìn)行仿真驗證,并且對內(nèi)核與通用異步串口的通信功能進(jìn)行了FPGA板級驗證。仿真測試表明,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論