

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、SSD即固態(tài)硬盤是由主控單元、固態(tài)存儲單元(DRAM或FLASH芯片)組成的硬盤,其在結(jié)構(gòu)上完全摒棄了傳統(tǒng)硬盤的機械式結(jié)構(gòu),使用閃存或DRAM作為存儲數(shù)據(jù)的介質(zhì),擁有傳統(tǒng)硬盤所不具備的優(yōu)點,存儲性能極高,在存儲技術(shù)領(lǐng)域具有巨大的發(fā)展?jié)摿Α?br> SSD主控單元在SSD中起著至關(guān)重要的作用,性能優(yōu)異的SSD主控單元是整個SSD系統(tǒng)的靈魂,其主要包括主機接口模塊、數(shù)據(jù)緩存模塊、閃存接口模塊等。本文的主要內(nèi)容是其中閃存接口模塊的設(shè)計即NA
2、NDFLASH控制器的設(shè)計,其支持LegacySDR和ToggleDDR兩種標(biāo)準(zhǔn),并可構(gòu)成多通道架構(gòu)實現(xiàn)對閃存陣列的控制。
作者對應(yīng)用于SSD主控的NANDFLASH控制器進行了合理的結(jié)構(gòu)設(shè)計和模塊劃分,包括寄存器組、緩存模塊、閃存SDR接口模塊、閃存DDR接口模塊及ECC檢錯糾錯模塊等。論文主要工作包括兩個接口模塊的狀態(tài)機設(shè)計、控制器的DMA支持、NIOSⅡ處理器中的底層驅(qū)動程序設(shè)計及多通道管理等。該控制器作為掛在Avalo
3、n總線上的自定義組件來使用,一個控制器即為一個通道,多個控制器即可實現(xiàn)多通道結(jié)構(gòu),可以在CPU的控制下實現(xiàn)單通道內(nèi)的流水線操作和多通道間的并行操作。本設(shè)計只需修改相應(yīng)參數(shù)即可支持不同頁大小的FLASH器件。
整個設(shè)計基于SOPC系統(tǒng)設(shè)計實現(xiàn),在QuartusⅡ中進行硬件設(shè)計,在NIOSEclipse環(huán)境下進行軟件驅(qū)動程序設(shè)計。單個NANDFLASH控制器耗費1980個FPGA邏輯單元。在ModelSim中對單通道單片F(xiàn)LASH
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SOPC的NAND Flash控制器設(shè)計.pdf
- 多通道NAND Flash控制器的設(shè)計.pdf
- 基于FPGA的多片NAND FLASH并行存儲控制器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的NAND Flash控制器系統(tǒng)設(shè)計.pdf
- 基于NAND flash主控制器的BCH糾錯算法設(shè)計與實現(xiàn).pdf
- 基于OPB總線的NAND Flash控制器設(shè)計與驗證.pdf
- NAND Flash控制器的FPGA驗證.pdf
- NAND Flash控制器中BCH編譯碼器的設(shè)計與硬件實現(xiàn).pdf
- 基于FPGA的多通道LED控制器設(shè)計與實現(xiàn).pdf
- 應(yīng)用于SSD的NAND FLASH控制器的設(shè)計.pdf
- 基于SOPC的OSD控制器設(shè)計與實現(xiàn).pdf
- NAND Flash控制器設(shè)計及基于SystemC的交易級驗證研究.pdf
- 一種基于BCH碼的NAND Flash控制器的研究與設(shè)計.pdf
- 支持ONFI和Toggle模式的NAND Flash控制器設(shè)計.pdf
- 基于VMM驗證方法學(xué)的NAND Flash控制器的驗證.pdf
- 基于SOPC的多通道脈沖計數(shù)器的設(shè)計與實現(xiàn).pdf
- NAND flash控制器設(shè)計及軟硬件協(xié)同驗證.pdf
- 基于SoPC的光纖通道控制器的設(shè)計及FC-2層實現(xiàn).pdf
- 基于SoPC的光纖通道控制器仿真驗證研究.pdf
- 多通道閃存控制器模塊化設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論