高吞吐率Turbo譯碼器設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩67頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、Turbo碼在數(shù)字通信中的重要性眾所周知,其幾乎接近香農(nóng)理論極限的譯碼性能,使得它在各類無線通信系統(tǒng)中被廣泛應用,深空通信、衛(wèi)星通信以及B3G移動通信系統(tǒng)等都將Turbo碼作為信道編譯碼方案。為滿足未來通信系統(tǒng)上百兆信息傳輸速率的需求,設計出高速的Turbo譯碼器尤為關鍵。本文以設計高吞吐率的譯碼器為目標,著重研究了Turbo碼譯碼算法及基于FPGA的硬件實現(xiàn)技術。
  本文首先介紹了Turbo碼編譯碼原理,然后分析了目前常用的幾

2、種譯碼算法,在此基礎上權衡譯碼性能以及硬件實現(xiàn)復雜度兩方面,選取了復雜度低并且性能有所改善的Enhanced-Max-Log-MAP譯碼算法作為本文Turbo譯碼器的硬件實現(xiàn)算法。
  在基于FPGA的硬件實現(xiàn)中,為得到較高的譯碼吞吐率,本文從算法結構以及工作時鐘頻率兩方面考慮,在算法結構方面,采用分塊并行譯碼、滑窗譯碼、迭代停止判決準則等高速譯碼方案降低譯碼時延,并搭建Turbo譯碼器軟件仿真平臺,對影響譯碼器性能的參數(shù)進行仿真

3、,給出Turbo譯碼器的最佳實現(xiàn)方案。在時鐘頻率優(yōu)化方面,通過采用“流水線結構”等技術,提高譯碼器工作時鐘頻率。
  基于上述方案,本文采用Verilog DHL代碼進行Turbo譯碼算法設計,通過Matlab和Modelsim仿真工具搭建硬件仿真平臺完成功能仿真驗證,在基于Xilinx Virtex-6LX240T FPGA芯片的FT4000系統(tǒng)上完成譯碼器的系統(tǒng)驗證,并對譯碼器的資源消耗和吞吐率性能進行分析,最終本文設計的譯碼

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論