NAND閃存中基于軟信息感知策略的LDPC碼譯碼研究.pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在非易失性存儲器中,主流的NAND閃存由于吞吐性能好,能量消耗低,數(shù)據(jù)存儲穩(wěn)定,成為了數(shù)據(jù)存儲領域的一種重要的存儲媒介。多級存儲單元(MLC)技術通過提高閃存單元存儲密度來增加閃存容量,現(xiàn)在已經(jīng)被閃存廠商所廣泛使用,然而,隨著NAND閃存芯片封裝尺寸的減小,MLC型NAND閃存內部會受到多種噪聲的干擾,導致閃存芯片可靠性降低。低密度奇偶校驗碼(LDPC Codes)作為一種高級糾錯碼技術,為閃存系統(tǒng)提供了可行的差錯控制解決方法。本文對M

2、LC型NAND閃存中基于軟信息感知策略的LDPC碼譯碼進行研究,通過分析NAND閃存中的數(shù)據(jù)表示方式和主要噪聲來源,總結出一個MLC型NAND閃存單元的閾值電壓分布模型,并應用不同感知策略下的LDPC碼譯碼方法來實現(xiàn)差錯控制。
  本研究主要內容包括:⑴介紹了NAND閃存的物理結構和操作模型,并基于閃存單元的物理特點,概述了NAND閃存中存在的干擾噪聲及其來源。介紹了LDPC碼的描述和表示,并給出了常用的LDPC碼譯碼方法。⑵分析

3、MLC型NAND閃存的物理特性和噪聲特征,總結閃存單元的閾值電壓分布和噪聲干擾模型。在該模型基礎上,對軟信息均勻感知策略下的比特反轉譯碼算法進行仿真,仿真結果表明該策略下的比特反轉譯碼算法能夠有效地降低閃存模型中噪聲引起的數(shù)據(jù)失真。⑶分析閃存單元中閾值電壓分布的特點,給出一種非均勻的軟信息感知策略,提高了LDPC碼的軟信息計算精度,仿真表明該策略能夠提高比特反轉譯碼算法的譯碼性能。在非均勻感知策略基礎上,使用最小和譯碼算法來實現(xiàn)閃存模型

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論