基于USB和FPGA的高速數據回放系統(tǒng).pdf_第1頁
已閱讀1頁,還剩60頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、高速數據回放系統(tǒng)已經成為高速大容量采集設備和信號處理設備的重要部分,能夠對采集的數據或者仿真數據提供真實場景的回放,進行采集設備和信號處理設備的調試。
  本文設計了一種基于USB和FPGA的高速數據回放系統(tǒng)。該系統(tǒng)采用USB接口與上位機進行通信,將回放數據通過該接口下載到系統(tǒng)的NAND Flash陣列中。進行數據回放時,FPGA讀取Flash陣列中的數據并分成IQ兩路信號,以極高的速率發(fā)送到DAC芯片中。DAC輸出模擬信號并經過

2、IQ調制,實現數據的回放。整個系統(tǒng)具有很好的通用性與便攜性,并能與計算機直接通信,經過簡單調整就可以適應多種回放場景,存儲容量大,回放速度快。
  本文首先介紹了數據回放系統(tǒng)的背景以及研究現狀,并簡要闡述了回放系統(tǒng)設計中的關鍵技術。然后,根據系統(tǒng)設計的具體要求,給出了系統(tǒng)的整體設計方案,并就各個模塊的硬件設計進行了詳細討論,給出了板級的信號完整性分析。此后,介紹了FPGA的邏輯設計以及實現高速數據吞吐的算法設計。各模塊經過仿真驗證

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論