基于FPGA的數(shù)據(jù)延遲器和存儲(chǔ)器設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩53頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、FPGA器件是一種可編程的邏輯陣列,屬于專用集成電路(ASIC)領(lǐng)域中的一種半定制電路,它解決了原有可編程器件門電路數(shù)有限的缺點(diǎn)。本文基于FPGA芯片設(shè)計(jì)了Read First模式雙口RAM數(shù)據(jù)延長(zhǎng)器,解決了兩路信號(hào)指定周期延遲的問題,同時(shí)針對(duì)數(shù)字信號(hào)處理系統(tǒng)這種需要長(zhǎng)時(shí)間存儲(chǔ)數(shù)據(jù)的問題,提出了基于FPGA芯片控制SD卡對(duì)系統(tǒng)中的數(shù)據(jù)進(jìn)行存儲(chǔ)的方法。
  第一章簡(jiǎn)單介紹了本文的研究背景和FPGA發(fā)展歷程和結(jié)構(gòu)特征,給出了本文的研究

2、目的和意義。
  第二章主要介紹了FPGA的設(shè)計(jì)原理,分四個(gè)方面說明了FPGA的設(shè)計(jì)流程。
  第三章主要介紹了基于FPGA的數(shù)據(jù)延遲器的設(shè)計(jì)方法,同時(shí)比較了Nochange和Read First兩種模式下,實(shí)現(xiàn)的雙口RAM延長(zhǎng)器在所需時(shí)鐘頻率和資源消耗方面的特征。
  第四章介紹了SD卡存儲(chǔ)系統(tǒng)的設(shè)計(jì),主要分析了SD卡中FAT16文件系統(tǒng)的時(shí)序特征和SD卡的設(shè)計(jì)原理圖,然后對(duì)各個(gè)模塊進(jìn)行了代碼設(shè)計(jì)和功能仿真,實(shí)現(xiàn)了S

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論