高速解調(diào)器的研制.pdf_第1頁
已閱讀1頁,還剩88頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、本文首先系統(tǒng)性介紹了國內(nèi)外高速解調(diào)接收機的研究及發(fā)展狀況。其次介紹了高速解調(diào)器的關鍵技術及具體實現(xiàn),包括并行數(shù)字下變頻、匹配濾波、時鐘恢復、載波恢復以及均衡和糾錯等技術,根據(jù)詳細的公式推導和簡化,建立了電路實現(xiàn)結構模型。接著給出了各部分電路的詳細設計,并給出設計中采用的FPGA,ADC,以及模擬前端等關鍵器件的性能分析,最終完成高速解調(diào)器的整機設計,對整機指標進行了測試完成結果分析。
  高速解調(diào)接收設備可實時接收高分衛(wèi)星及多種航

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論