

已閱讀1頁,還剩54頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、由于靈敏放大器具有檢測小擺幅信號并將其快速放大為全擺幅邏輯信號的功能,因此其被廣泛運用于多種不同的數(shù)字電路中,例如SRAM、DRAM、I/O、A/D轉(zhuǎn)化器、數(shù)據(jù)接收器等。根據(jù)不同的應用領域,其結構也有所不同,本文重點討論了SRAM系統(tǒng)中的關鍵模塊——靈敏放大器的設計。
靈敏放大器的性能指標主要包括失調(diào)電壓、良率、速度、功耗、面積等,其中失調(diào)電壓是最重要的參數(shù)。隨著CMOS技術的的不斷進步,由工藝參數(shù)的不匹配如跨導、閾值電壓、位
2、線的寄生電容等引起的器件的失配可能會引起小擺幅輸入信號被靈敏放大器錯誤放大,這對靈敏放大器的設計提出了更高的要求。
本論文首先分析了新型工藝下靈敏放大器的設計重點和難點,接著介紹了幾種常用結構的靈敏放大器并總結了它們各自的優(yōu)缺點。針對常用結構靈敏放大器存在的失調(diào)電壓的問題,本文提出了一個新的失調(diào)電壓模型,該模型將晶體管電流近似成一階線性變化曲線,利用積分中值定理,得出鎖存型靈敏放大器失調(diào)電壓的計算公式。通過Hspice的仿真結
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于65nm的SRAM低功耗電流型靈敏放大器的分析與設計.pdf
- 基于65nmSRAM的低失調(diào)自啟動靈敏放大器的分析與設計.pdf
- 基于65納米SRAM的高速靈敏放大器的設計與實現(xiàn).pdf
- 65nm SRAM的設計.pdf
- 基于ISMC65nm鎖存型靈敏放大器失調(diào)電壓的建模.pdf
- SRAM內(nèi)嵌靈敏放大器失調(diào)電壓的影響因素研究.pdf
- 基于自寫回機制的SRAM靈敏放大器設計.pdf
- 基于65nm CMOS工藝的高速SRAM設計.pdf
- 寬電壓SRAM靈敏放大器的研究與實現(xiàn).pdf
- 65納米CMOS工藝SRAM靈敏放大器時序波動特性研究.pdf
- SRAM靈敏放大器模塊的HSPICE仿真與設計改進.pdf
- 基于65nm工藝新型SRAM存儲單元設計.pdf
- 應用于Cache的65nm高速SRAM設計.pdf
- 40Gb-s 65nm CMOS工藝光接收機前端放大器設計.pdf
- 低電壓SRAM存儲單元及靈敏放大器設計.pdf
- 基于65nm技術平臺的低功耗嵌入式SRAM設計.pdf
- 低失調(diào)低溫漂運算放大器設計.pdf
- SRAM中新型結構的靈敏放大器及地址譯碼器的設計.pdf
- 65nm工藝下基于RRAM的非易失性SRAM單元設計.pdf
- 65nm高性能SRAM體系架構及電路實現(xiàn).pdf
評論
0/150
提交評論