版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、鎖相環(huán)路PLL(Phase Locked Loop)是一個(gè)能夠跟蹤輸入信號(hào)的閉環(huán)自動(dòng)控制系統(tǒng)。它在無(wú)線電技術(shù)的各個(gè)領(lǐng)域都得到了很廣泛的應(yīng)用。隨著集成電路技術(shù)的不斷發(fā)展,鎖相環(huán)路也逐漸變成了一個(gè)成本低、使用簡(jiǎn)便的多功能組件。目前,鎖相環(huán)路主要應(yīng)用在調(diào)制解調(diào)、頻率合成等各個(gè)領(lǐng)域。鎖相環(huán)路將參考信號(hào)與輸出信號(hào)的相位進(jìn)行比較,產(chǎn)生一個(gè)相位誤差電壓來(lái)調(diào)整輸出信號(hào)的頻率,使之與參考信號(hào)的頻率一致。
本論文首先對(duì)鎖相環(huán)路的原理進(jìn)行了介紹
2、,在此基礎(chǔ)上分析了PLL和DDS這兩種合成技術(shù)的優(yōu)缺點(diǎn),結(jié)合這兩種方法的特點(diǎn)提出了一種新的頻率合成方法。PLL具有控制靈活、體積小、成本低和輸出頻率高、頻帶寬、頻譜質(zhì)量好等優(yōu)點(diǎn),但是頻率分辨率受輸出頻率的限制,不能做的很高。DDS輸出信號(hào)的頻率分辨率很高,但是受數(shù)字電路的限制,輸出頻率不能做的很高,且輸出的噪聲比較大。本文提出PLL與DDS相結(jié)合組成環(huán)路,DDS的輸出作為PLL環(huán)路鑒相器的參考信號(hào),最后的輸出由PLL環(huán)路完成。這樣可以充
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DDS和PLL的頻率合成器.pdf
- DDS-PLL相結(jié)合的低相噪頻率合成器的研究.pdf
- 基于DDS和PLL的頻率合成器的研制.pdf
- 基于FPGA的PLL+DDS的頻率合成器.pdf
- 基于DDS和PLL的低相噪頻率合成器的優(yōu)化設(shè)計(jì).pdf
- 基于DDS的頻率合成器設(shè)計(jì).pdf
- 基于DDS與PLL的L波段頻率合成器的研制.pdf
- 基于DDS+PLL的高性能微波頻率合成器的研制.pdf
- S波段DDS激勵(lì)PLL寬帶頻率合成器的研究.pdf
- 基于FN-PLL的頻率合成器.pdf
- 基于DDS+PLL的S波段小步進(jìn)頻率合成器的研究與設(shè)計(jì).pdf
- 基于DDS+PLL的高性能VHF段頻率合成器研究與實(shí)現(xiàn).pdf
- 快速鎖定PLL頻率合成器的研制.pdf
- 低相噪PLL頻率合成器的研制.pdf
- 基于DDS跳頻電臺(tái)頻率合成器的硬件設(shè)計(jì).pdf
- 基于DDS的L波段跳頻頻率合成器的設(shè)計(jì).pdf
- dds技術(shù)實(shí)現(xiàn)頻率可跳變頻率合成器設(shè)計(jì)
- 基于DDS的寬帶快速跳頻頻率合成器的設(shè)計(jì).pdf
- 基于DDS的跳頻頻率合成器研究與實(shí)現(xiàn).pdf
- 畢業(yè)設(shè)計(jì)----基于fpga的直接數(shù)字頻率合成器dds設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論