基于FPGA脈沖參數(shù)精確測量系統(tǒng).pdf_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在現(xiàn)代電子通信系統(tǒng)中,脈沖參數(shù)測量在精確制導(dǎo)和導(dǎo)航定位等領(lǐng)域中有著廣泛的運用。在復(fù)雜電子偵察環(huán)境中,針對高速、實時處理等要求,傳統(tǒng)的脈沖參數(shù)測量實現(xiàn)方式很難滿足設(shè)計要求。
  針對脈沖參數(shù)測量系統(tǒng)的高速、大容量數(shù)據(jù)、高吞吐率、實時處理等設(shè)計要求,本文提出了基于FPGA的脈沖參數(shù)測量系統(tǒng)設(shè)計,并對脈沖參數(shù)測量進行了 Matlab算法設(shè)計以及 FPGA實現(xiàn)和基于Virtex-5硬件平臺的測試與驗證。本文的研究工作主要包括以下幾個方面:

2、
  1、使用Matlab腳本文件和simulink工具相結(jié)合,對脈沖參數(shù)測量進行算法的設(shè)計驗證和性能測試。測頻模塊主要采用 DFT算法和插值法實現(xiàn)高精度頻率計算,設(shè)計精度在15.3Khz。在測相差模塊中,采用DFT計算信號的互功率譜值與CORDIC算法計算通道相差角度,測量精度在1度。TDOA模塊采用自適應(yīng)門限設(shè)置,通過門限補償和門限幅度比例來計算門限值,采用過門限數(shù)累積結(jié)果推0的方式確定信號過門限位置,來計算信號的到達時間。<

3、br>  2、使用Xilinx Virtex-5 FPGA器件,基于VHDL完成頻率測量、相位差測量和 TDOA測量模塊的設(shè)計與仿真。采用并行、乒乓操作等FPGA設(shè)計技巧來滿足系統(tǒng)對大容量、高吞吐率的設(shè)計要求。
  3、為了驗證系統(tǒng)的正確性,設(shè)計了基于Virtex-5的硬件平臺,采用Chipscope軟件對系統(tǒng)功能的正確性進行測試與驗證。
  總體而言,本研究基于現(xiàn)有的理論基礎(chǔ),提出了新的脈沖參數(shù)測量方法,相比較與其他設(shè)計方

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論