TIADC系統(tǒng)時鐘失配FMC校準(zhǔn)算法及FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、模數(shù)轉(zhuǎn)換器(Analog-to-Digital Converter,ADC)是現(xiàn)代數(shù)字通信系統(tǒng)中至關(guān)重要的一環(huán)。隨著通信系統(tǒng)對信號帶寬要求的提高,ADC的速度和精度成為通信系統(tǒng)研究領(lǐng)域關(guān)注的焦點。眾所周知,ADC的速度與精度相互制衡,高速和高精度難兩全。分時交替結(jié)構(gòu)ADC(Time-Interleaved ADC,TIADC)憑借并行處理的結(jié)構(gòu)在提升ADC采樣速度方面有很大的優(yōu)勢,因此一直是高速高精度ADC研究領(lǐng)域的熱點。然而,由于制造

2、工藝的限制,TIADC存在著通道間的失配誤差(增益失配,偏置失配,時鐘失配),造成 TIADC的動態(tài)性能嚴(yán)重下降。因此,需要研究TIADC的校準(zhǔn)技術(shù)來補償失配誤差帶來的性能上的損失。
  本文首先對通道間的失配誤差進行了分析,通過數(shù)學(xué)理論推導(dǎo)了失配誤差對TIADC性能的影響并建立數(shù)學(xué)模型。然后針對通道間失配誤差中最難處理的時鐘失配誤差進行了深入的分析,將時鐘失配誤差作了泰勒級數(shù)展開并近似簡化,建立了一個近似的時鐘失配誤差模型,接著

3、驗證了近似誤差模型的有效性?;诮普`差模型,結(jié)合自適應(yīng)系統(tǒng)理論,研究了一種盲自適應(yīng)的數(shù)字校準(zhǔn)算法,通過MATLAB對算法進行了仿真,仿真結(jié)果表明研究的算法對TIADC性能提升有顯著效果。針對盲自適應(yīng)校準(zhǔn)算法本身的不足,本文設(shè)計了一種基于測試信號的自適應(yīng)校準(zhǔn)方法,MATLAB仿真表明,12bit400MS/S TIADC系統(tǒng)校準(zhǔn)后信號的有效精度(ENOB)提升了5.5bit,無雜散動態(tài)范圍(SFDR)提升37dB。
  基于ALT

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論