針對正弦余弦計算的CORDIC算法優(yōu)化及其FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著超大規(guī)模集成電路(Very Large Scale Integrated circuites,VLSI)技術的飛速發(fā)展,經常需要用硬件快速和精確地進行三角函數(shù)值的計算,而坐標旋轉算法(Coordinate Rotational Digital Computer,CORDIC)能夠將多種難以用硬件電路直接實現(xiàn)的復雜的三角函數(shù)運算分解為統(tǒng)一的加減、移位操作,極大地降低了硬件設計的復雜性。本文在基于傳統(tǒng)的CORDIC算法的理論分析和實驗的

2、基礎上,提出了一系列的優(yōu)化措施。理論分析和實驗測試表明,優(yōu)化后的算法在精度保持不變的情況下,可以提高運算速度和降低系統(tǒng)所占用的硬件資源。本文的主要研究成果為:1)通過對每次旋轉的角度分析,減少了反正切函數(shù)表的容量和流水線的級數(shù),降低了系統(tǒng)的資源消耗;2)減少了系統(tǒng)迭代時對反正切函數(shù)表的訪問次數(shù),提高了系統(tǒng)的運算速度;3)簡化了校正因子的運算;4)利用三角函數(shù)的對稱性,將輸入角度的范圍擴大到一個完整的周期;5)提出了以現(xiàn)場可編程門陣列(F

3、ield Programmable Gate Array,F(xiàn)PGA)為平臺的硬件設計實現(xiàn)方案,采用超高速集成電路硬件描述語言(VHSIC Hardware Description Language,VHDL)完成了整個系統(tǒng)的設計,通過了仿真與適配;詳細地論述了系統(tǒng)總體框架及內部模塊設計,重點介紹了優(yōu)化CORDIC算法實現(xiàn)單元的設計,并在系統(tǒng)設計中加入了異步串行接口,完善了整個系統(tǒng)的模塊化。成功地實現(xiàn)了正弦函數(shù)、余弦函數(shù)的運算,仿真結果表

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論