版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、HINOC(High performance Network Over Coax)是一種利用有線電視網(wǎng)同軸電纜,實(shí)現(xiàn)高性能雙向信息傳輸?shù)膶拵Ы尤虢鉀Q方案。該技術(shù)完全基于現(xiàn)有有線電視網(wǎng)同軸電纜的網(wǎng)絡(luò)布線,利用860MHz以上的同軸電纜信道頻段,僅增加HINOC橋(HB)和HINOC調(diào)解器(HM),實(shí)現(xiàn)包括語(yǔ)音、IPTV、SDTV/HDTV和上網(wǎng)等寬帶應(yīng)用業(yè)務(wù)。HINOC技術(shù)的研究對(duì)解決接入網(wǎng)的帶寬瓶頸,加速三網(wǎng)融合進(jìn)程有重要意義。
2、 本文在深入研究和分析HINOC網(wǎng)絡(luò)及HINOC系統(tǒng)MAC協(xié)議的基礎(chǔ)上,給出了HINOC網(wǎng)絡(luò)MAC層協(xié)議開(kāi)發(fā)的軟硬件劃分方案,其中涉及到大量數(shù)據(jù)傳輸、搬移操作以及實(shí)時(shí)性要求較高的部分由基于FPGA開(kāi)發(fā)的MAC協(xié)處理器完成,而網(wǎng)絡(luò)搜索、結(jié)點(diǎn)接納和鏈路維護(hù)等操作較復(fù)雜的部分則由軟件來(lái)實(shí)現(xiàn);其次,具體設(shè)計(jì)了MAC協(xié)處理器軟硬件協(xié)同機(jī)制,以保證HINOC網(wǎng)絡(luò)數(shù)據(jù)的快速傳輸和搬移;然后,深入研究了MAC協(xié)處理器流分類機(jī)制,以完成HINOC協(xié)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- ieee802.15.4mac層協(xié)處理器的軟硬件協(xié)同設(shè)計(jì)
- AltiVec協(xié)處理器的軟硬件協(xié)同設(shè)計(jì).pdf
- 多核網(wǎng)絡(luò)處理器軟硬件協(xié)同驗(yàn)證關(guān)鍵技術(shù)研究.pdf
- HINOC網(wǎng)絡(luò)MAC協(xié)處理器隊(duì)列管理及中斷處理機(jī)制的設(shè)計(jì)和實(shí)現(xiàn).pdf
- hinoc2.0mac層調(diào)度器設(shè)計(jì)及協(xié)處理器功能驗(yàn)證
- 面向多處理器核SOC的軟硬件協(xié)同驗(yàn)證平臺(tái)研究.pdf
- 32位MIPS處理器研究及其軟硬件建模.pdf
- HINOC網(wǎng)絡(luò)MAC協(xié)處理器地址轉(zhuǎn)發(fā)表功能的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 導(dǎo)航數(shù)據(jù)處理器的軟硬件設(shè)計(jì)及實(shí)現(xiàn).pdf
- 實(shí)時(shí)圖像處理器的軟硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- hinoc2.0mac協(xié)處理器的仿真與板級(jí)驗(yàn)證
- 多核網(wǎng)絡(luò)處理器并行任務(wù)調(diào)度軟硬件關(guān)鍵技術(shù)研究.pdf
- HINOC網(wǎng)絡(luò)MAC協(xié)處理器隊(duì)列管理和總線控制模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速包分類協(xié)處理器及網(wǎng)絡(luò)平臺(tái)研究.pdf
- 軟硬件協(xié)同管理的異構(gòu)內(nèi)存緩存機(jī)制.pdf
- SOC軟硬件協(xié)同設(shè)計(jì)方法研究.pdf
- 軟硬件協(xié)同設(shè)計(jì)技術(shù)研究.pdf
- ECC硬件算法研究及協(xié)處理器實(shí)現(xiàn).pdf
- 無(wú)線傳感器網(wǎng)絡(luò)MAC控制器的軟硬件設(shè)計(jì)與驗(yàn)證.pdf
- 無(wú)線傳感器網(wǎng)絡(luò)芯片的MAC協(xié)處理器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論