

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本論文為中國(guó)航天科技集團(tuán)第七研究院院級(jí)預(yù)先研究項(xiàng)目,主要以XX雷達(dá)為背景,產(chǎn)生XX雷達(dá)所需的跳頻信號(hào)及線性調(diào)頻信號(hào)。本論文研究的意義在于通過(guò)本次預(yù)研,掌握全相參跳頻頻率合成的關(guān)鍵技術(shù),為企業(yè)后續(xù)高性能全相參體制雷達(dá)在發(fā)射高純度信號(hào)與接收弱信號(hào)能力等方面提供技術(shù)支撐,在抗雜波,同頻異步,有源干擾等方面提供一定的技術(shù)支撐,為后續(xù)頻綜系統(tǒng)的工程化提供技術(shù)儲(chǔ)備,提高企業(yè)自身的研發(fā)能力。
本論文主要研究?jī)?nèi)容就是通過(guò)直接數(shù)字合成技術(shù)(DD
2、S)+直接模擬頻率(DS)的混合式頻率合成方式實(shí)現(xiàn)參考信號(hào)的全相參、低相噪、低雜散、頻率高速捷變及生成線性跳頻信號(hào)。本論文分為數(shù)字和模擬兩大部分。本論文主要研究數(shù)字部分,數(shù)字部分主要由兩片AD9852芯片和一片F(xiàn)PGA芯片構(gòu)成。
文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實(shí)現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識(shí)如結(jié)構(gòu)特點(diǎn)、開(kāi)發(fā)流程、使用工具等;隨后介紹了利用FPGA實(shí)現(xiàn)直接數(shù)字頻率
3、合成(DDS)的原理、電路結(jié)構(gòu)等。重點(diǎn)介紹DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了部分VHDL源程序。先對(duì)軟件實(shí)現(xiàn)過(guò)程進(jìn)行了線性調(diào)頻信號(hào)產(chǎn)生流程設(shè)計(jì),跳頻信號(hào)產(chǎn)生流程設(shè)計(jì)。然后按照流程設(shè)計(jì)中特定的算法計(jì)算出AD9852產(chǎn)生不同周期、不同脈寬的線性調(diào)頻信號(hào)和跳頻信號(hào)時(shí)所需的工作模式狀態(tài),頻率起始量,頻率增量,頻率步進(jìn)量,并將頻率起始量,頻率增量,頻率步進(jìn)轉(zhuǎn)換成十六進(jìn)制的頻率控制字并制表,通過(guò)FPGA將線性調(diào)頻信號(hào)及跳頻信號(hào)的頻率控制字表存
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的數(shù)字頻率及設(shè)計(jì)與實(shí)現(xiàn)
- 基于fpga的直接數(shù)字頻率合成器設(shè)計(jì)
- 基于fpga的直接數(shù)字頻率合成器的設(shè)計(jì)
- 基于算法FPGA實(shí)現(xiàn)的直接數(shù)字頻率合成器研究與設(shè)計(jì).pdf
- 基于FPGA的直接數(shù)字頻率合成器設(shè)計(jì).pdf
- 直接數(shù)字頻率合成研究及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字鎖相環(huán)與直接數(shù)字頻率合成器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì).pdf
- 基于mcu與fpga的直接數(shù)字頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)畢業(yè)設(shè)計(jì)
- 直接數(shù)字頻率合成器的研究及其FPGA實(shí)現(xiàn).pdf
- 畢業(yè)設(shè)計(jì)-數(shù)字頻率合成器的fpga設(shè)計(jì)
- 直接數(shù)字頻率合成器(DDS)及其FPGA實(shí)現(xiàn).pdf
- 基于fpga的數(shù)字頻率計(jì)設(shè)計(jì)
- 基于fpga的數(shù)字頻率設(shè)計(jì)【任務(wù)書(shū)】
- 基于FPGA的直接數(shù)字頻率合成器的研究與應(yīng)用.pdf
- 畢業(yè)設(shè)計(jì)----基于fpga的直接數(shù)字頻率合成器dds設(shè)計(jì)
- 基于FPGA的數(shù)字頻率計(jì)設(shè)計(jì)與仿真.pdf
- 基于fpga數(shù)字頻率計(jì)設(shè)計(jì)
- 基于ASIC的直接數(shù)字頻率合成器前端設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的直接數(shù)字頻率合成器說(shuō)明書(shū)
評(píng)論
0/150
提交評(píng)論