2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩95頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著現(xiàn)代通信、雷達(dá)、電子偵察和對抗技術(shù)的飛速的發(fā)展,對作為核心部件的頻率合成器的性能指標(biāo)提出了越來越高的要求,寬頻帶、高頻率分辨、低捷變時間、高頻率穩(wěn)定度、低相位噪聲、低雜散、能程控等,這些技術(shù)利用普通的模擬電路是很難達(dá)到與實現(xiàn)的。因此,如何設(shè)計一種新的頻率合成器來產(chǎn)生大量高精度、高穩(wěn)定度的頻率信號成為了頻率合成技術(shù)的關(guān)鍵。 本文首先介紹了頻率合成的基本理論,對各種頻率合成技術(shù)進(jìn)行了比較和分析,得出了其優(yōu)缺點,并且著重突出了新型

2、頻率合成技術(shù)中經(jīng)常用到的直接數(shù)字頻率合成器,對其構(gòu)成以及工作原理作了詳細(xì)論述;由于本文所設(shè)計的直接數(shù)字頻率合成器是基于ASIC技術(shù)的,因此本文還介紹了有關(guān)ASIC設(shè)計流程和相關(guān)技術(shù);隨后對直接數(shù)字頻率合成器進(jìn)行了系統(tǒng)架構(gòu)以及模塊劃分和算法分析;接著利用硬件描述語言VerilogHDL進(jìn)行前端RTL級功能仿真與測試平臺的編寫,代碼的編寫風(fēng)格以及測試平臺的全面性和高覆蓋率為隨后的門級實現(xiàn)做下鋪墊;待完成模塊中所有數(shù)字部分的設(shè)計,仿真直至綜合

3、優(yōu)化以及時序分析的全過程,該過程分為FPGA驗證以及ASIC實現(xiàn),F(xiàn)PGA驗證是為了確保ASIC實現(xiàn)的順利進(jìn)行;本文中RTL級仿真工具為Mentor公司的Modelsim,F(xiàn)PGA驗證工具為Xilinx公司的ISE,綜合工具為Synopsys公司的DesignCompiler,靜態(tài)時序分析工具為Synopsys公司的Primetime,綜合所調(diào)用的元器件工藝庫為聯(lián)華(UMC)的0.18μm庫;為滿足高頻率和低抖動的要求,需要反復(fù)綜合,并

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論