版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、導(dǎo)彈遙測(cè)系統(tǒng)的自動(dòng)測(cè)試存在通用化、模塊化的升級(jí)需求。本文以遙測(cè)系統(tǒng)專(zhuān)用化的自動(dòng)測(cè)試臺(tái)通用化需求為研究背景,調(diào)研了目前國(guó)內(nèi)外測(cè)試系統(tǒng)總線的發(fā)展現(xiàn)狀;以通用測(cè)試臺(tái)項(xiàng)目為研發(fā)平臺(tái),以實(shí)現(xiàn)多負(fù)載系統(tǒng)下高速數(shù)據(jù)傳輸為目標(biāo),開(kāi)展了基于FPGA的LVDS環(huán)網(wǎng)總線的研究工作。
本文結(jié)合了LVDS在高速傳輸方面的優(yōu)勢(shì)和環(huán)網(wǎng)總線在多負(fù)載下利用率高、公平訪問(wèn)等特點(diǎn),設(shè)計(jì)了基于FPGA的LVDS環(huán)網(wǎng)總線傳輸協(xié)議,重點(diǎn)介紹了總線協(xié)議的物理層、數(shù)據(jù)鏈路層
2、和應(yīng)用層的設(shè)計(jì)。
該總線應(yīng)用在多負(fù)載系統(tǒng)中具有傳輸速率高,可靠性高,實(shí)時(shí)性強(qiáng)等特點(diǎn)。目前,該總線已經(jīng)應(yīng)用于某遙測(cè)系統(tǒng)通用測(cè)試臺(tái)項(xiàng)目中。論文對(duì)總線在通用測(cè)試臺(tái)中的硬件構(gòu)架和實(shí)現(xiàn)的功能進(jìn)行了詳細(xì)的闡述。LVDS環(huán)網(wǎng)總線協(xié)議以FPGA為主要邏輯控制器,總線的通信邏輯設(shè)計(jì)都是在FPGA中實(shí)現(xiàn)。
本文介紹了總線系統(tǒng)在實(shí)現(xiàn)過(guò)程中的幾個(gè)關(guān)鍵技術(shù)的設(shè)計(jì)與研究,包括LVDS高速設(shè)計(jì)及布線技巧、高速數(shù)據(jù)緩存技術(shù)和多數(shù)源處理技術(shù)等。重點(diǎn)闡
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- LVDS環(huán)網(wǎng)總線設(shè)計(jì)及其在雷達(dá)信號(hào)處理器測(cè)試臺(tái)中的應(yīng)用.pdf
- 遙測(cè)系統(tǒng)通用測(cè)試臺(tái)等效測(cè)試電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多種總線的測(cè)量綜合控制器測(cè)試臺(tái)的研究與實(shí)現(xiàn).pdf
- 基于LVDS總線的信號(hào)采集模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 通用測(cè)試臺(tái)的數(shù)字量輸入模塊設(shè)計(jì).pdf
- 基于FPGA的地面綜合測(cè)試臺(tái)系統(tǒng)研究.pdf
- 通用測(cè)試臺(tái)模擬信號(hào)源的設(shè)計(jì).pdf
- 基于FPGA的CAN總線與以太網(wǎng)的網(wǎng)關(guān)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 綜控計(jì)算機(jī)測(cè)試臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的LVDS高速數(shù)據(jù)通信卡的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 彈載計(jì)算機(jī)測(cè)試臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的RapidIO總線接口設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn).pdf
- 飛行器發(fā)射裝置測(cè)試臺(tái)軟件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的通用總線動(dòng)態(tài)可重構(gòu)設(shè)計(jì).pdf
- 遙測(cè)設(shè)備通用測(cè)試臺(tái)中長(zhǎng)線傳輸模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 遙測(cè)設(shè)備通用測(cè)試臺(tái)數(shù)字量模擬源的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PCI總線實(shí)現(xiàn).pdf
- 絕緣擊穿測(cè)試臺(tái)的設(shè)計(jì)與工藝研究.pdf
- 一體化綜合測(cè)試臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于APB總線的通用PWM核設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論