2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩75頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著數(shù)字信號(hào)處理技術(shù)的迅速發(fā)展,多核信號(hào)處理平臺(tái)已經(jīng)廣泛應(yīng)用于實(shí)時(shí)信號(hào)處理的各領(lǐng)域中。以實(shí)際項(xiàng)目應(yīng)用為依托,本論文開(kāi)發(fā)了一款高性能多核InSAR實(shí)時(shí)信號(hào)處理平臺(tái),用于實(shí)現(xiàn)雷達(dá)回波數(shù)據(jù)采集、InSAR實(shí)時(shí)信號(hào)處理和1553B總線通信。
  該設(shè)計(jì)采用 TI公司的最新一代多核 DSP旗艦產(chǎn)品 TMS320C6678以及ALTERA公司的Stratix IV GX系列FPGA芯片EP4SGX230構(gòu)建了基于DSP+FPGA架構(gòu)的雷達(dá)信號(hào)

2、處理平臺(tái)。其中,TMS320C6678 DSP集成了8個(gè)C66x DSP核心,單核工作頻率最大可以達(dá)到1.25GHz,而EP4SGX230 FPGA擁有GXB模塊,該模塊可以通過(guò)IP核配置為SRIO等多種高速串行接口。
  本文詳細(xì)論述了處理平臺(tái)的總體設(shè)計(jì)方案、硬件電路設(shè)計(jì)方案,并在該平臺(tái)上通過(guò)多種高速接口實(shí)現(xiàn)了高速通信和互連。該平臺(tái)使用高速串行互連標(biāo)準(zhǔn)SRIO用于DSP與FPGA之間的高速數(shù)據(jù)傳輸,單通道數(shù)據(jù)傳輸速率可達(dá)5Gbp

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論